>의 PLL 해상도

A

ashutosh_g

Guest
PLL을의 해상도를 계산하는 방법 내 주파수 난 할 수있어?
것입니다 내가 PLL을 함께 등 - Hz에서 마이크로 수가 생성 주파수를 Hz에서 최대 mili 또는 Hz에서 -

 
PLL을 resultion, 내가 보기엔 같은 간격으로 알고 정수 N 주파수시 minimun의 PLL은입니다 reffence 주파수,
분수 N PLL을에이 사건이 아니라

헤르츠면 miili에서 u는 frequcny 정확성에 대해하는 이야기, 그리고 u는 PLL을 함께 사용해야합니다 DSS 배포를 할 수 u를 높은 정확도 및 DDS를위한

khouly

 
음 그래 난 내가 정확도 주파수 오전 찾는를위한 PLL을에서 원하는 것을 나는 알고 빈도는 정확하게 할 수있어.
DDS입니다 MHz의 그것 Hz로하고 계산하는 방법을 ... 내가 사용하려는 그런건

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />
 
난 PLL을 의미하는 것입니다 하시다면 제어 발진기 u는대로 DSS를 할 수있는 사용

chech anaog 장치 웹사이트

khouly

 
당신은 수도가 PLL은 아 - 분수와 함께있을 수 MHz까지 가야합니다.해상도는 comparison_frequency는 / 2 ^ N N은 18이며 일반적으로 사이 10.그러나 부분 NS 튜닝하는 빠른 주로 사용됩니다.그것은 시간을 허용하는 높은 비교 주파수 수만은 (자물쇠가 빨리 KHz에서을 veresus 100 MHz의 정수 넓은 루프 대역폭, - 따라서 해당 없음).그래서 등록을 전형적인 10 MHz의 분수 비트를 사용하여 18 단계를 비교한다면 생산량의 38 Hz에서.비교 kHz의의 지금 100면 당신은 당신은 어쩌면 구분선을 참조 가정 점이 Hz에서 0.38의 그것을, 그러나 낮은합시다 당신이 간다.당신은 확인해 볼게요 필요가 막.

내가 PLL을 * DDS없는 시도.난 아날로그 장치로부터했다 사람이 있다고 말해 이제는 너무 많은 경우 DDS 지터 그렇게하지 위상 노이즈는 것처럼 그렇게 ****,하지만 아마도.이제 믹서 만약에 PLL을합니다 (DDS 할 당신이)가 작동하는가 더 좋을 PLL을 최대로 곱한되지 않습니다 위상 잡음의 원인.

 
당신이 소프트웨어를 evaluatiun의 수 donwload 아날로그 디바이스 SIMPLL 및 ADF의.당신이 그것을 사용하여 출력 주파수를 simualte 수 있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top