>의 ESD 인터페이스는 RS - 485 IC에서

F

fengluan

Guest
있는 그대로의 RS485 명세.일반적인 입력 volatage 범위)입니다 (- 7V, 12V, 어떻게 내가 신호는 5V 공급 전원을위한 설계 내의 ESD sturcture합니다.

또한 사용의 ESD, 정상적인 베스트 팔렌과 차이가 제너 다이오드 전압 다이오드 / 피 내용 다이오드?

 
역방향 치우친 - pn 접합은 0.1-0.3mA/um_perimeter 현재의 능력을 약 낮은있다.영역 종류의 죽는 그래서 충분한 차지하고 있기 때문에 그것은 보호의 ESD 구조입니다 안 적합합니다.
전달 다이오드 편견 보호를 현재 경로의 ESD를 buiding위한 최선의 선택은.그것은 10mA/um_perimeter 현재의 능력에 대해 큰했다.
방법 2 u는 생각을 보호 버스 전 패드의 IC에서 RS485 등가.첫 번째는 사실입니다 더 쉽게.
1) - 다시 연결된 디바이스와 스냅인을 다시 작업에 활용 시리즈 다시 (같은 TFO는 ggNMOS은 절대 ggPMOS), 또는 그들의 사슬 낮은 전압의 1면 분석도 요소입니다.작업의 ESD 제품의 극성에 관한 보내겠 하나의 요소 다이오드로서 편견 앞으로, 뒤로 지역의 다른 작품 스냅인.
2) 장치의 SCR은 저기에 대칭 중간 전압.이 장치는 매우 민감한 과정을 차지할 작은 죽게하지만, 면적.이러한 장치를 설계하기 위해 그것은 모델의 보정 requered과 함께 시뮬레이션 도구를 장치 u는 적면을 많이 만들어 샘플의 실험과 조사.
그날의 u는 파운드리 당신과 연락해야하고 결과를 측정 TLP 정전기에 대한 정보를받을 예 : 속성 (장치).또한 u 필요한 특허 및 보호에 읽어보고 몇 가지의 ESD에 대한 책을.
불행히도 내가 생각하는 해결책을 사용 - 투 난 못 줄 준비 u -.

 

Welcome to EDABoard.com

Sponsor

Back
Top