으로 게이트 개수를 계산

E

electronical

Guest
저는 ISE의​​ 보고서 synt 있습니다. 어떻게 내가 게이트 카운트를 계산합니까?
 
단계 : 열린 창 2 단계 : 단호 게이트 카운트가 현대적인 FPGA의 단계 셋에 유용한 통계이라는 환상을 파악 : 창 밖으로 환상을 던져. Weeeey! ^ _ ^ 4 단계 : 창 닫기 또는 다른 버전은 : 누구의 "등가 게이트 카운트"방법은 사용 하시나요? 그리고 당신은 그걸로 뭘 할 수 있다고 생각합니까? 어쨌든 : 리소스 사용 조각 / 시계 자원은 / etc의 관점에서이 FPGA IMO에 훨씬 더 유용합니다. 그리고 다행히도 당신은 이미 합성 보고서에서 이들을.
 
한 논리 소자 그들에 성문의 번호를 가질 수 있습니다. 하나에서 (가족에 따라 다름) 많은 그래서 게이트 카운트가 FPGAs를위한 쓸모없는 통계입니다.
 
[견적 = TrickyDicky; 1117975] 현재 게이트 카운트가 FPGAs를위한 쓸모없는 통계입니다 [/ 인용] 나는 디자인의 두 영역, 나는 방법을 비교할 수를 비교 싶습니다.?
 
Q : 디자인의 두 영역, 내가 방법을 비교할 수를 비교하고 싶어? : 조각 / 시계 자원은 / etc의 관점에서 리소스 사용량 FPGA IMO에 훨씬 더 유용합니다. 그리고 다행히도 당신은 이미 합성 보고서에서 이들을.
 

Welcome to EDABoard.com

Sponsor

Back
Top