-"워싱턴 연산 증폭기 설계?

I

ithink

Guest
나는이 포함되어 직류 연산 증폭기 설계를 원하시면 :
 내부 주파수 보상의 이익을 위해 단결
 대형 DC 전압 이득 100dB
 넓은 대역폭 (화합의 게인) 1MHz의
 와이드 전원 공급 장치의 범위는 0 → 5V의
공급 전압에 따라 본래의  매우 낮은 공급 전류 드레인 (500ua)
 낮은 입력 전압 오프셋을 2mv
 입력 공통 모드 전압 범위가 지상을 포함
 차동 입력 전압 범위의 전원 공급 장치의 전압과 같다
 대형 출력 전압 스윙을 0V로 Vdd - 1.5V로
누구든지 내 덕분에 몇 가지 회로 구조 또는 opam 문서를 제공합니다!
최고의 관계!
ithink

 
안녕,

Opamp 디자인이 문서를보십시오.희망이 당신을 안내할 것입니다.

안부,
Suria3

 
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
당신이 제안을 사용하는 자동으로 회로 설계 방법.
때문에 매우 어려운 문제가 시간이 걸릴 수있습니다.

 
왜 당신은 자동 방법을 권해 수 있을까?

안부

루크

 
아날로그 및 디지털 회로 설계에 어떠한 진화 알고리즘을 사용할 수있습니다.
조지아 진화 알고리즘 중 하나입니다.하지만 난 당신 (진화 diffrential) 그것을 아주 빨리있다 드를 사용하여 변환을 제공합니다.
이 방법에서 당신 CAD 및 문제에 대한 귀하의 설계도를주고 그것을 귀하의 회로 설계. ()을 연구, C, 한 패, 승 / 패와 다른 계산
Google은 "디자인에서 더 많은 정보 검색을위한 아날로그 회로 조지아"

 

Welcome to EDABoard.com

Sponsor

Back
Top