우리가 어떻게 ampl 차등 시간의 완전 정착 할 수 테스트

W

wael_wael

Guest
안녕
로 언급, 내가 1.2V를 완벽하게 조합 앰프, 난 그걸 원한다는 걸 알 날 정착 시간을 한 데 도움이 좀 수
안부

 
안녕 wael_wael
아시는 바와 같이 당신의 시스템은 시간이 정착 단계 입력 신호를주고 나서입니다 (...라고) 소요 defind으로 시간 오류가 지정한 가치를 가진 그것의 최종 도달.opamp에 해당) 타입의 두 사람은 정착 : 작은 신호 정착 및 대형 신호 정착 (일명 ""slewing.정도면 작은 입력, 단지 작은 신호 (선형) 정착 발생합니다.그렇지 않으면, 먼저 출력 slews과 가치를 후에 최종 그것에 도달하는만큼, 그럼 출력이 표시됩니다 때까지 작은 동작을 정착 신호를 - 오류에 도달 필요합니다.따라서 총 정착 시간 (TS) TLS를 (시간이 구성되어 대규모 신호 정착의)와 작은 신호 정착 시간 (TSS).
시간을 정착의 테스트를 위해, 당신은 구조해야 버퍼 화합 - 이득에 처음 사용하는 예제 opamp를 폐쇄 루프 형태, 예, 있습니다.그런 다음 입력 및 사용)에 의해 그럴만도 흥분 신호 단계에서 시뮬레이터 (펄스 신호를 큰 HSPICE 이내입니다 기간과 같은 출력 신호)이 측정됩니다 탐지 (.정착에 시간이 정확히 측정)을 시뮬레이션 HSPICE의 경우 avanwaves에 의해 예를 들어 수 있습니다 (simultion 음모 출력 후.당연히이 opamp에서 완전 차동, 입력 네트리스트를해야 될 차등뿐만 아니라 쓰는 동안 출력 (하나는 적용될 수있는 액세스 출력을 차등하여 Exxx을해야합니다 (전압 제어 voltae 소스 (vcvs)) 구성 요소. 변환이 비슷한 어떤 식으로든 )에 블록을 사용하여 vcvs 입력.<img src="http://images.elektroda.net/98_1170870477.JPG" border="0" alt="how we can test the settling time of fully differential ampl" title="우리는 완전 차동 ampl의 안정화 시간을 테스트할 수있는 방법"/>그림에서 위, 정착하는 시간의 개념이 주요합니다 (앞에서 언급한)이 표시됩니다.

감사합니다
EZT

 

Welcome to EDABoard.com

Sponsor

Back
Top