와 Opamp 디자인 (80dB - 100dB) 이득

A

Anachip

Guest
안녕하세요, 전 1.8V 전원 공급 장치와 80-1백데시벨의 이득을 제공 Opamp를 설계해야합니다. 나는이 조언 /이 포럼에서 경험 출신 가이드 필요합니다. 어떤 구성을 수있다는 이득의 amout를 제공 그러한 apamp을 설계 괜찮을거야. 전 망원 단 2 단계와 다른 이득 단계를 사용하는 경우 나 여기 상황이 있는데, 수도 있지만 이러한 높은 이득을 달성하기 위해 다음 공급 전압이 될 한계를 망원 opamp에 수. 두번째 상황은,하지만, 3 단계 opamp과 같은 이득을 설계할 수있다는 다단의 opamp가 좀 안정 수 있도록 최선을있는 그대로 다음 위험의 안정성에 있습니다. 난 내가 이걸를 시도할 수 수에 대한 접힌 cascode을 (PMOS / NMOS) 입력 단계, 들었습니다. 하지만 여하튼, 자세한 내용을 여기 experince 사람으로부터 없습니다 바랍니다. 건배, Anachip
 
당신은 입력 및 출력 스윙과 디자인에 대한 GBW과 Cload 요구 사항을 말하지 않았다. 나던가 GBW 사양에 충돌한다면 아마 당신은, 2 단계에서 그 많은 이득을 짜내다 수 있습니다. 3 단계되지 않도록 가능한 경우. 접힌의 cascode도 재판을받을 수 있습니다 ...하지만 당신은 위에 언급된 세부 정보 전을 알아야 ...
 
안녕하세요, 어떤 프로세스, 최소 기능의 크기를 사용하여 몰려와. 쉽게 나는 다음과 같은 종이에 refere 것이 cascode 구조를 접어 세 단계에서 80dB 이득을거나 심지어 100dB 얻을 수 u는 그것을 얻기 위해서는 있는지 확인하십시오. "초고 집적 셀 라이브러리에 대한 레일 입출력 연산 증폭기에 소형 전력 효율적인 3 브이의의 CMOS 레일 ".....이 신문은, 표준은 3V 용 있었지만 ..... 나는 아무런 문제와 3.3V로와 1.8V를 위해 사용한 뭐가 그렇게도 ..... u는 ..... 당신의 이득에만 4-6dB으로 변경됩니다 상당히 안정적인 공급 전압을 가질 수있다면 조언의 또 다른 조각은 GM의 제어 subcircuitry 신경쓰지 마세요 ..... 그래서 조금 더 높은 이득보다하러 최소 요구 사항. 당신의 GBW .... 보상 뚜껑에 따라 될 수있는만큼 낮은 5pf 또는만큼 높은 11이나 14pf ...... 당신은 GM의 제어 회로를 포함하도록 선택한 경우, 귀하의 대문자로 2pf으로 낮은 얻을 것이다. 이건 ..... 신문의 남자를 얻을 도움이 되었으면 좋겠
 
[홈페이지]에 http://www.edaboard.com/ftopic144752.html [/ URL을]은 종이 두 번째 포스트에서 Opamp 게시한 읽어보십시오.
 
이득을 사용하여 U 자 원하는 이득 (80dB - 100dB) 얻을 cascode 토폴로지를 접어 훔친다. 당신의 안정화 시간 요구 사항이 너무 엄격하지 않은 경우 당신은 / P를 레일 - 투 - 레일 O를 필요하다면, u는 다음 cascode의 opamp를 접어 사용할 수 있습니다 일반적인 소스 이득 무대. 도움이 바랍니다. 그나마 정말 you.it 당신에게 아무 지점이나 비용은하지 않는 돕는다면 도움이 버튼을 클릭 것을 잊지 마라.
 

Welcome to EDABoard.com

Sponsor

Back
Top