오프셋>

G

gekk

Guest
제가 감사, 쌍 입력의 varation 원하는 오프셋을 알고 다른 승 프로세스 및 / 패

 
더 승 * 패이 덜 오프셋.최신 프로세스 - 덜 오프셋

 
일반적으로, 오프셋입니다 비례 반비례의 입력 영역 쌍 승 * L이지세부 사항 파일에 대한 더 많은 기술을 확인 하시다면의.

 
제가 알고 싶은 프로세스 일부 견적 fomula을 defferent에 대한 오프셋?
, 0.18 및 tsmc0.35는 TSMC 등에 tsmc0.6

 
당신은) 3.5.6이에 부분 (책에 그레이 찾을 수있는 몇 가지 수식을 유용하고 또한 :

마르셀 JM의 pelgrom, HPTuinhout 및 M. Vertregt, "트랜지스터는 응용 프로그램의 CMOS 아날로그와 일치하는"1998의 IEEE

 
큰 승 * 패와 큰 Vdsat는 오프셋을 최소화할 수 있습니다.

 
www.extra.research.philips.com/mscs/publications98/IEDM_match.pdf

 

Welcome to EDABoard.com

Sponsor

Back
Top