오류 증폭기 설계

W

Willt

Guest
안녕 친구

내가 부스트 컨버터 직류 - 직류 PWM 등이 원하는 디자인을위한 오류 앰프를.
내 생각은 오타가 필요하므로 그것은 단지 용량성 부하를 드라이브.

(1) 얼마나되어야하는 이득은?
성능을 어떻게합니까 게인 영향을 줍니까?라인 규정?로드 규제?
아니면 뭔가 다른 건?

(2) 변환기에있는 시계의 주파수는 1MHz이다.
얼마나 UGF해야하나요?

위의 질문에 대답은 앰프의 오류에 대한 의지를 사용 난에 영향을 토폴로지를.앰프가 그것에게 디자인 흐름을?

귀하의 덧글이 높은 평가입니다.



 
UGF 주파수 스위칭보다 20 % 이하 여야합니다.올린날짜 분 후에 3 :오타 이득 60dB, 대형 UGF 응답을 transenit를 얻을 것이다 더 나은 라인 및로드.

 
안녕하세요 마크,

정보를위한 감사합니다.
이제 난 알아요 스위칭 주파수 UGF해야 미만이어야 20 %.

루프가 UGF 가까운 루프 또는 오픈?



 
20 % 수 있습니다 당신이 도출 들고 오지 당신이 어떻게?

큰 이득이 응답을 직류 줄 것이다 당신에게 더 나은.난 믿어요 - 오픈 루프에 UGF이 측정됩니다.

 
Willt 작성 :

안녕 친구내가 PWM 등이 직류 - 직류 부스트 컨버터에 대한 오류 증폭기를 설계 싶어요.

난 오타가 필요한 것 같아 그래서 그냥 용량성 부하를 드라이브.(1) 얼마나 이득이되어야하는가?

어떻게 게인 성능에 영향을 줍니까?
라인 규정?
로드 규제?

아니면 뭔가 다른 건?(2) 변환기에있는 시계의 주파수는 1MHz이다.

얼마나해야 UGF?위의 질문에 대한 답변은 내가 오류 증폭기에 사용하는 토폴로지에 영향을 미칠 것입니다.
한번 흐름을 앰프 설계 수 있습니까?귀하의 덧글이 높은 평가입니다.윌
 

Welcome to EDABoard.com

Sponsor

Back
Top