에 ADC를 설계 저항> 참조

T

tuza2000

Guest
ADC가 6bit에 저항 플래시 어떤 종류의 사용합니까, 기술에 TSMC의 0.18?

rnploy / rnlploy / rnplus?

왜?

난 얻기 위해 저항을 병렬 싶은 작은 하나의 정확

avilable 그렇죠?

 
소비 낮은 전력을 사용 - 하나를 제공하는 당신이 최고의 거래와 일치하는.문제가 있으면 전원보다 재강 소비량은, 사용하는 최상의 매칭을 한 당신에게 제공합니다.

 
폴리 해상도는 메기보다 훨씬 전압 rnplus에 대해 더 잘 어울 및.
rnploly 더 아마도

 
아 ~ nwell 피 - 합성이 아닌 salicide 가치가 낮은 잡음 저항하지만, 큰 저항.ADC가에 플래시, 금속 저항은 고려 수도 있습니다.

 
"얻기 위해 저항을 병렬 싶어 조금 한 정확한"회로의 경우 u 개 지역의 그나마 고려하십시오.

 
내 저항 valule는, 20 ~ 40 옴
허용됩니다 그게 더 내가 사용 parrel의 rnploy 저항은하는 지역은?

 
6 비트 플래시 사용 시간의 대부분을 금속 저항을.내가 평방 볼 / oh.를 160-180 당신이 원하 는게 아닐, ") 느린"를 ADC가 속도 옴 (20-40 즉이 경우에는 rnpoly 저항, (높이). 일치가 최고.

 
criterial 부분은 아래와 같습니다 :

1.시트 값 %가 광장;

2.온도 coeffecient;

3.전압 coeffecient;

4.의 비교 offect;

5.의 ADC는 속도;

6.지역 또는 일치;

 
나는 소음 때문에 리베이트의 옴 저항을 사용하여 20-40.

 
이것은 그것을하게 악화되지 않습니다?당신은 preamps가 없어?분리할의 사다리가 중간?

 
안녕 Tuza2000,

수 "는 설명을 좀 소음 그게 뭐죠"리베이트를?

, 안부
suria3

 

Welcome to EDABoard.com

Sponsor

Back
Top