어떻게 PFD의 위상 노이즈를 시뮬레이트하기 위해?

B

butterfish

Guest
안녕하세요, 모두
이제 난 디자인 APLL와 나는 소음을 최소화 위상에 대한 대역폭을 최적화하려는가, 소음의 PFD 위상과 VCO를 필요는 없습니다.
하지만 & 요금 PFD의 출력은 펌프 singnal하는 이산, 어떻게 HSPICE와 충전 펌프 PFD 위상 잡음의 시뮬레이션?
미리 감사드립니다!

 
후광, butterfish ..
나는 또한 PLL은 현재 프로젝트를하고 있어요.지금까지 나는 소음에 대한 이해의 위상 오프셋 특정의 PFD의 출력 주파수입니다., HSPICE에 익숙하지 메신저 아니지만 스승 시뮬레이션에서 그래픽, 거기 부분에서 시뮬레이션 분석 노이즈입니다.아마 u는 시도를 할 수 있습니다.

 
안녕하세요, trayant,
답장을 보내주셔서 감사합니다!
하지만 난 graghic 스승 해달라고했습니다.
견적 마 노이즈 VCO를 위상 / 당신이 가진 모든 용지에 대한 PDF 파일?

 
하하, 난 답장 하시다면의 메시지는, 내가 멘토 그래픽의 시뮬레이션 위상 물어 자신에 대한 시작 소음.

왜냐면 전에도 이걸 havent 했어요.일 수있는 몇 가지에 대해 당신이 기다릴까요?내가 연구실을 가지만을 시뮬레이션을 잡음 할 수있는 시도하십시오.

내가 Razavi에서 B에 책을 읽어.의 VCO를 소음 위상 PFD보다 높다.정말 죄송합니다, 주말에 가까운 연구실.

난 단지 있었 100MHz 입력 frequenc와 함께 죽은 영역 제거 PFD 그냥 다 내 건축물.만약 내가 토론을 좀 수있는 시도 밖으로 우리는 더 많은 시뮬레이션을.

로 IC를 설계 및 PLL은 사람이 나 또한 새.

 
trayant 작성 :

하지만 스승의 그래픽에는 분석 부분에 잡음 시뮬레이션입니다.
 
난 tsmc018와 함께 오전 그래픽 스승을 사용합니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top