어떻게 주어진 회로 디자인을 위해 트리밍?

C

crazy4analog

Guest
어떻게 주어진 회로를 위해 디자인 트리밍?
난하지만 회로 트림 피곤가 참조를 찾을 자료를 설계, 찾을 수 없습니다 .. 내가 생각하는 단어 바로 찾고 있지 난 오전

<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="중립국" border="0" />감사

 
crazy4analog 작성 :

어떻게 주어진 회로에 대한 트리밍 디자인?
 
말했듯 Erikl는 DAC를하면 손질이 필요하는 데 사용할 아날로그 전압을.
기타 장식 기법 PTAT 참조 갭 이동 데이터로 읽는 참여 레지스터의 출력에 powerup, 쉬프트 레지스터 제어 개별 트랜지스터를 nmos의 그 짧은 밖으로 특정 대역에 저항을 작성 옵션을 만들어 하위 저항을 밖으로, 이것은 수있을 shorting.
또 다른 방법은 링크를 융합이다.이들은 위의 BGap 수있을 톱 사용되는 저항기 - 저항기를 제외하고는 기지 하위 메탈 - 1에 걸쳐 모두 반바지.BGap 성능을 수정하는 데 필요한 것들은 밖으로있다 누전 열고 Laer 융합되었다 저항을 짧게을 활성화하고.형벌은 프로브 퓨즈에 웨이퍼 레이저 요구 사항에 대한 비용 및 퓨즈의 레이아웃입니다 큽니다.혜택 구현됩니다 그것은 아주 간단합니다.

이것과 마찬가지로 옵션입니다 eFuse, 폴리 아웃 반바지 사용되는 퓨즈 말을 당겨 접속 ()에 nmos 그.고장 난 경우는 퓨즈가 nmos가 활성화될 요소가 누전으로 뽑아 내려 약한 끌어 내려와.이것은 조건이라고 오픈 녹으면 그것은 아래로 폴리 퓨즈 전류에 걸쳐없이 사용하는만큼 외부 레이저를 적용합니다.이것은 금속가 한 번와 비슷한 트림 프로그래밍, 레이저 퓨즈하지만 일부 후에 할 수있을 패키지이며 가능한 기판 후에 마지막에 그 부분은 접착됩니다.회로 아래 복잡한 측면이있다.

 

Welcome to EDABoard.com

Sponsor

Back
Top