어떻게 무선 commnunication의 비트 동기화는 디지털 IC에 구현인가?

F

fanshuo

Guest
안녕하세요, 저는 무선 commnunication의 비트 동기화가 디지털 IC에 구현되는 방법을 알고 t 싶습니다. 나 IEEE에서 일부 서류를 확인, 그러나 그들은 높은 데이터 속도 어플 리케이션을위한 모두, 수백 메가 비트 / s의 말씀 제가 몇 Kbit / s의 속도에 더 관심이 누구나 내가 추천 수있는 몇 가지 문서 또는 도서를 추천해 줄 수 있어요? 감사합니다 여러분!
 
디지털 PLL 방식으로. 나는 마이크로 컨트롤러에서이 작업을 수행하고 당신이 할 일은 타이머를 가지고 등록을 캡처하고 매번 여러분이 캡처에서 타이머를 다시 로드할 레지스터를 사용 가장자리를 갖는 ...
 
어떻게 많은 사람들이 구현 sychronization 다른 종류의? 또는 다른 PLLs 같은 그 자세한 내용을 알고 싶어? 프로와 죄수 무엇인가 ....
 
안녕하세요, 당신은 datastream과 함께 공급되고 PLL이 datastream에 자물쇠가되며, 또한 datastream에서 시계를 재생성합니다 디지털 PLL합니다. PLL은 아날로그 도메인이나 디지털 도메인에서 구현할 수 있습니다. 디지털 도메인에서 당신은 소프트웨어 또는 하드웨어 (게이트, 논리 등)에 구현할 수 있습니다. 선택을 당신에게의 최대 그래서, 소프트웨어 구현이 가능, 그들은 속도를 수행해야하기 때문에 대부분의 IEEE 논문 가능성이 높습니다 FPGA 또는 CPLD를 취할 것입니다 그러나 당신은 단지 비교적 낮은 속도를 필요 때문이다. 사용이 무선 통신의 경우에는 PLL이 전송 꺼낼 수있는 PLL에 대해 충분히 10,101,010 전문으로 진행되어야하는 클럭 그 때문에 복구 시간을 필요로 고려해야합니다!
 
감사합니다 Paulholland, 내가 요 무슨 말인지 알지. 하지만 정말 다른 PLLs의 구현 자세한 논의가 필요합니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top