야생의 날개를 현재의 거울이 오류가 발생"의 CMOS에 대해서

A

andy2000a

Guest
안녕
난 .. 야생 스윙 현재 미러 디자인
(Circui의 CMOS 설계 및 레이아웃 및 시뮬레이션 페이지 456 무화과나무 20.27)
하지만 현재, papaer에서 큰 오류가 발생했을, 내가 알고 불일치
현재 거울의 CMOS에서 버몬트, Lamda 북동 효과를 포함해야합니다 ..
하지만 usuall 1 %의 오류가 발생하지만, 내 진짜 대형 칩보다 3 % ..
난 왜합니까??레이아웃에 문제??

일부 심판 peper
파일을 첨부
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
다른 종이
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
다른
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
레이아웃의 가장 큰 원인이다.

또한 계정의 트랜지스터 크기로 가져가라.모든 "삼각지"sqrt (WL) 그럼, 각 구성 요소 (ID 및 버몬트)는 트랜지스터의 크기를 늘려야합니다의 표준 편차를 줄이기 위해 나누어집니다 기억하십시오.어떤 서적을 모든 전통적인 실수를 또 다른 중요한 점은 사실은 당신이 GM의 델타 버몬트 번식한다 / ID가 델타 지나지 나누어 학기 (VG - 버몬트)에 대해서입니다.그들이 뭘 그렇게 VG - 버몬트 증가 (GM은 / ID가 감소합니다), 개선과 일치하는 거울이다.

이것은 완전히 거짓이다.당신이 일반적으로 설계 제약 조건으로 GM의 증가 ID가 / ID가 넓힌다 트랜지스터의 크기가 너무 일치하는 사실이 향상됩니다.

난 네가 요점을 가지고 바랍니다.

우리가 연락하겠습니다.

 
안녕

내가 아는 몇 가지 예약했다

이오 Io / 2 = (1 Lamda * Vds2) / (1 Lamda * Vds1)
= 1 ...- 2 * deltaVt / (Vgs - 버몬트)
(저는 종이를 업로드 model.rar이 수식 ..)있다

을 변경해야한다고 말했다
-2 * deltaVt * (Vgs - 버몬트)??아니면 당신이 내게 .. 종이를 줄 수
감사합니다

 
deltaVt = sigmaVt / (WL) sqrt

sigmaVt 주어진 temeprature ()에서 상수 공장에 의해 주어진 프로세스에 따라 달라집니다 (장치 유형 등 에칭)입니다

다른 한편, 용어를 2.deltaVt / (Vgs - 버몬트) 사실 (귀하의 측면에서) 방정식을 만들 수 있어야
gm.deltaVt / ID가 = gm.sigmaVt / (Id.sqrt (WL))

그 GM은 = 않았다 / dVgs 고려 그랬어 / DVT =- GM은.그런 다음
누가 그랬지? / ID가 =- gmdVt / ID가

최대 계속했다.

고정 L 자 ()와 고정 ID가 (당신이 디자인의 현재) 고정, GM은 / ((Id.sqrt (WL)) Vgs만큼 증가 - 버몬트가 증가합니다. 모든 도서 여기서 실수에 대한 최대 동작 주파수를 결정합니다. 양념으로 이동 ,)는 지속적인 방법으로 (예를 들어, EKV) 및 음모를 GM이 / ((Id.sqrt (WL)) 고정 L과 신원 확인을 위해 (당신 승 변경해야합니다에있는 트랜지스터의 동작을 설명하는 모델을 선택할 수있습니다.

믿지 마세요 스스로 생각없이 책.모든 전통적인 도서 방정식 기지로 개발됐다
아이디 = 0.5.ľ.Cox. (승 / 패) (Vgs - 버몬트) ^ 2

이 방정식의 강력한 invertion에만 유효합니다.MOS 내가 무슨 말을하는지 모델링에 Tsividis의 책에서보세요.

또한 검색어를 "sigmas"에 일치하지 않는 임의의 뜻에 따라 알고 있어야합니다.다른 한편으로는, "lamdas"체계적인 의미를 포함 일치 temrs.아날로그 디자인에 산센의 도서에 대한 액세스 권한이 있습니까?그냥 그게 무엇을 체계적으로 무작위로 볼 것입니다.이 책은 또한 실수를하게 deltaVt / (VG - 버몬트).이용 약관 lamdas 그렇게 현재의 거울 두 트랜지스터의 Vds 평등 cascodes를 사용하여 줄일 수에 따라 다릅니다.그렇다면, 현재는 오류가 이에 상응하는 조건이 아닌 편견으로 인해.

지루한 수있습니다 방정식을 개발하지만, 절 믿으세요, 당신이 고문 인상됩니다.

추가로 필요한 경우 도움이 필요 말해봐.

 
Humungus 썼습니다 :

deltaVt = sigmaVt / (WL) sqrtsigmaVt 주어진 temeprature ()에서 상수 공장에 의해 주어진 프로세스에 따라 달라집니다 (장치 유형 등 에칭)입니다다른 한편, 용어를 2.deltaVt / (Vgs - 버몬트) 사실 (귀하의 측면에서) 방정식을 만들 수 있어야

gm.deltaVt / ID가 = gm.sigmaVt / (Id.sqrt (WL))그 GM은 = 않았다 / dVgs 고려 그랬어 / DVT =- GM은.
그런 다음

누가 그랬지? / ID가 =- gmdVt / ID가최대 계속했다.고정 L 자 ()와 고정 ID가 (당신이 디자인의 현재) 고정, GM은 / ((Id.sqrt (WL)) Vgs만큼 증가 - 버몬트가 증가합니다. 모든 도서 여기서 실수에 대한 최대 동작 주파수를 결정합니다. 양념으로 이동 ,)는 지속적인 방법으로 (예를 들어, EKV) 및 음모를 GM이 / ((Id.sqrt (WL)) 고정 L과 신원 확인을 위해 (당신 승 변경해야합니다에있는 트랜지스터의 동작을 설명하는 모델을 선택할 수있습니다.믿지 마세요 스스로 생각없이 책.
모든 전통적인 도서 방정식 기지로 개발됐다

아이디 = 0.5.ľ.Cox. (승 / 패) (Vgs - 버몬트) ^ 2이 방정식의 강력한 invertion에만 유효합니다.
MOS 내가 무슨 말을하는지 모델링에 Tsividis의 책에서보세요.또한 검색어를 "sigmas"에 일치하지 않는 임의의 뜻에 따라 알고 있어야합니다.
다른 한편으로는, "lamdas"체계적인 의미를 포함 일치 temrs.
아날로그 디자인에 산센의 도서에 대한 액세스 권한이 있습니까?
그냥 그게 무엇을 체계적으로 무작위로 볼 것입니다.
이 책은 또한 실수를하게 deltaVt / (VG - 버몬트).
이용 약관 lamdas 그렇게 현재의 거울 두 트랜지스터의 Vds 평등 cascodes를 사용하여 줄일 수에 따라 다릅니다.
그렇다면, 현재는 오류가 이에 상응하는 조건이 아닌 편견으로 인해.지루한 수있습니다 방정식을 개발하지만, 절 믿으세요, 당신이 고문 인상됩니다.추가로 필요한 경우 도움이 필요 말해봐.
 
몇 가지 할 수있는 건 - 난 다음 중 하나를 검색합니다.
최소 크기는 장치에 사용되는 정밀 검색

- 상품까지 서로 레이아웃 거울

을 사용하여 매우 낮은 전류, 따라서 장치 triode로 떨어지고있다

- 일치하지 않는 출력 임피던스 (참조 거울 100kOhm에 피드를 테스트하지만 거울 핀되면 당신이 측정을 사용하여 10kOhm - 대승 장치의 첫 번째 다시 몇 가지 제안과 관련

서로 다른 신호 경로 (2 nmos 넘겨 거울을 통해 처음으로 / PMOS 쌍, 2
~ 4 넘겨)

언제 그 용의자가 될 수 있습니까?만약 작은 프로젝트를 죽게에 일치하지 않는 경우,이 같은 작은 죽으 확산을 기울기보다 더 큰 효과를하거나 마스킹 오류가 있다고 생각.(물론,하지 않는 한 게이트를 수평이 다른) 두 번째 계층의 온도는 그라디언트 효과가 있으면 발효 과정을 유사 흐흐흐 전원 장치를 사용하여 3 계층 효과가있을 것이라고 게이트를 수직으로하고있다.대부분의 부분, 내가 3 %로 3 %를 하나의 다이 안에 웨이퍼의 표면에 걸쳐 프로세스 편차가 발생할 추세를 볼 수없습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top