M
MESFET
Guest
안녕 모두,
내가하는 FPGA에 고정 - 포인트는 CIC decimator 형식으로 구현해야합니다.다 MATLAB 시뮬레이션에서 부동 소수점 형식으로 잘 동작합니다.지금은 고정 지점에, 부동 소수점에서 디자인을 번역하고 각 통합과 차별화의 비트 너비를 디자인해야합니다.I 출력에서 Bmax로
= N으로 * LN2 (RM) (# 입력 비트의),하지만, bitwidth의 계산 방법에 대해 알 수있는 bitwidth
통합과 차별화 사이에?같은 디자인에 나는, 그들은, 통합자 및 Bmax를 차별화 세트 디자인을 본 많은 것 같다.하지만 일부 문서를 온라인으로 읽기는 아직도 완전히 이해할 수 없다는 생각.아무도 모른다고?감사합니다,
MESFET
내가하는 FPGA에 고정 - 포인트는 CIC decimator 형식으로 구현해야합니다.다 MATLAB 시뮬레이션에서 부동 소수점 형식으로 잘 동작합니다.지금은 고정 지점에, 부동 소수점에서 디자인을 번역하고 각 통합과 차별화의 비트 너비를 디자인해야합니다.I 출력에서 Bmax로
= N으로 * LN2 (RM) (# 입력 비트의),하지만, bitwidth의 계산 방법에 대해 알 수있는 bitwidth
통합과 차별화 사이에?같은 디자인에 나는, 그들은, 통합자 및 Bmax를 차별화 세트 디자인을 본 많은 것 같다.하지만 일부 문서를 온라인으로 읽기는 아직도 완전히 이해할 수 없다는 생각.아무도 모른다고?감사합니다,
MESFET