아웃 레귤레이터

M

mady79

Guest
내가 bandgap 참조 (1.2V로) 설계 LDO를 사용하여 5 개의 전압 ( "1V 미만)를 생성하고 싶습니다.

1) 얼마나 많은 전압 저항 사다리와 LDO를 사용하여 생성할 수있습니다.
2) 2pF로드 전형적인 이득과 오류 앰프의 게인 대역폭의.
3) 방법 중 하나 Tatalum 콘덴서 적혈구 침강 속도 값 및 바이패스 커패시터와 직렬로 배치의 가치를 계산 않습니다.

[/ 인용]

 
친애하는 mady79,

당신을 생성할 수있는 전압이 많은.하지만 당신은 당신 레귤레이터 안정에 있는지 확인했다.
얼마나 당신의 부하 변동, 공급 전압 및 출력 전압입니다.모든 당신의 부하 varition하고 다시 출력 커패시터 값 또한 부하 varition 및 귀하의 레귤레이터의 acuuracy에 의해 결정됩니다 결정됩니다.무엇을 찾고있는 정확도 최악의 경우 부하 변동과?

 
안녕
방법에 대한 귀하의 LDO를 speci??

내가 LDO를 사용하여 bandgap OPA 버퍼 및 디자인
드라이버는 "대형 PMOS"PMOS 큰 이유입니다 R_on samll
V_drop "1V 미만의 ..하지만이 칩은 현재 "1A는

 
레퍼런스 전압 1.25V입니다. 난 Vref1, Vref2, Vref3, 1.25V 오류 Amp와 피드백 저항 사다리 네트워크 미만 Vref4 레퍼런스 전압을 생성하고 싶습니다.

이 전압 5puf로드 (시계 "를 100MHz) 스위치를 통해 연결되어있습니다. 난 적혈구 침강 속도 및 우회 도로와 커패시터 Vref1, Vref2, Vref3 & Vref4 안정성 문제의보기에서 유지에 연결된 출력 커패시터를 계산하고 싶습니다.

 
당신의 최대 부하 전류가 무엇입니까?최악의 경우와 유사.

 
안녕,

부하 전류가 너무 많이와도 유사 훨씬 적습니다.당신과 적혈구 침강 속도와 큰 외부 커패시터를 바이패스 커패시터를 사용해야 할 필요가없습니다.저 진짜로 비싼 편이다.아마 내부 보상을 시도할 수있습니다.당신의 부하 스위칭 속도는 무엇입니까?자네가 무슨 뜻 / - 2mA?당신은 1mA로 4mA 뜻이기도 해.당신은 레귤레이터의 UGB 위에 기생 극 1/CparRoa 배치함으로써 안정성을 드릴 수있습니다.
어디로 패스 트랜지스터의 입력에서 Cpar - 기생 커패시턴스, 그리고 Roa - 앰프 출력 임피던스.귀하의 지배적인 기둥 하중에 의해 현재는 (i 임피던스 패스 트랜지스터로) 및 출력 커패시터를 찾고 말 뜻 결정됩니다.아마도 이것은 기둥 몇 가지 문제에 직면할 수 장대 (만약 귀하의 부하 변동이 너무 라히이 이동하고, 낮은 부하에서 귀하의 레귤레이터는 마진이 매우 적은이 더 높은 주파수에 귀하의 지배적인 기둥을 밀어 버린다 수있습니다 (아무로드) 상태).

 
어떻게 HSPICE와 레귤레이터의 안정성 simualte가?

 
xwcwc1234 썼습니다 :

어떻게 HSPICE와 레귤레이터의 안정성 simualte가?
 

Welcome to EDABoard.com

Sponsor

Back
Top