아날로그 IC 설계 희망자

M

mbright

Guest
제가 보기엔이위원회는 연구 아날로그 IC 설계 또는 친척이 물건 일을 적지 ppl.

우리 지역에 몇 가지 아이디어를 공유하게하고 미래를 논의했다.

1.기능의 크기를 축소했다.
아날로그하지 마하면서 규모가 빠른 디지털의 90nm로왔다 디지털과 공정 기술에서 차이가있다.

내보기 : 아날로그 기능은 유 동안에만 승 /
패 비율을 유지하는 장치를 아래로 스케일링을 유지하지
못하면 의미가 특정 트랜지스터 크기가 필요할 수도있습니다.
간단한 예제는 MOS 일시적의 깜박임 잡음 반비례 승에 비례합니다
* 패, 그래서 가장 대규모의 PMOS 입력 쌍을 Opamp는 꽤있다.(물론 상당한 이득 청소년뿐만 아니라)
싶지
2 낮은 전력
아니, 디지털, 전력 소모 DC 전류 바이어스로
인해 같은 아날로그 회로를위한 dominative 부분입니다.

스위칭 요인으로
더 이상 놀 수있는 통계가 유는 내보기 :,
저전력 아날로그 디자인이
낮은 대부분의 경우에는 - 공급 - 전압을 의미합니다.시계 gating / 절전 모드로 쓸모 coz 바이어스는 항상 거기에 더 Mater 유입니다 클럭이나하지 않았습니다.그리고 낮은 Vth, 누설 전류 큰 거래, 그 트랜지스터 스위치로 사용하지 않는가 절실하다.

하위에서 작동되는 울트라 - 낮은 - 전원 회로 - 임계값 영역으로만 제한 속도를 제공할 수있습니다.(대부분의 연구 전류 모드)3.적합적 아키텍처
매개 변수를 동적으로 수신 신호의 특성에 따라, 많은 애플 리케이션에서 매우 바람직한 일이다 변경합니다.

내보기 : 프로그래밍 장치를 디지털 위대한 적응력을 /를 재구성하는 능력, 무역 -에서 하드웨어 이중화를위한.적합적 아키텍처 아날로그 회로에 널리
사용되지 않습니다FPAA 그냥 아날로그 회로 때문에, 자연에 의해 응용 프로그램 - 구체적인, 또는 그것을 쓰지마 오버헤드를 감당할 수있는가 유행되지 않을 것으로 보인다.4.통합 능력
고도의 프로세스에 따라 달라집니다.

내보기 : 전압 모드 회로는 일반적으로 대형 커패시터를 필요로하므로 이중 - 폴리 처리합니다.의 RF / 전원 회로를 울트라 - 대형 커패시터 및 인덕터를 필요가있습니다 - 칩 그 사건의 유일한 옵션이된다.
현재 - 모드 회로의 성능에 많은 한계를 가지고있다.

혼합
- 신호
시스템의 실제 통합 -에 - - 칩되지 않을 수있습니다 경제적으로 현명한.

해당 제품 (전화 - SoC를
혼합 신호) 업계에서 실제로 시스템 -에서 - 패키지, 즉, 여러 개의 작은 하나의 패키지에 죽으면됩니다.5.또는 안 죽어.

안까지 인간 스스로 디지털 수있습니다.어떠한 의견이나 제안을 연구 정정 또는 환영
내 나쁜 표현을 드려 죄송합니다.

 
안녕

아날로그 분야의
RF 무선은 죽지 않는다 ...하지만 난
미래를 생각한다 ....

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="충격" border="0" />
 
난 그것
& digital.that와 혼합되어 죽을 다음 단계는 아니라고 생각이 IC의 미래입니다

 

Welcome to EDABoard.com

Sponsor

Back
Top