아날로그 또는 RF 설계의 TSMC 0.18 음에 대한 패

I

isaacnewton

Guest
TSMC 0.18um CMOS는 아날로그 회로 (조합 A 등) 설계를 사용하는 경우, 어떤 변화의 길이 L을 제안합니까? : 약 1 음 ... 어떻게? :? : 사전에 감사합니다.
 
안녕하세요, 트랜지스터의 최소 채널 길이는 과정을 4 ~ 다섯 번 최소 기능 크기 여야합니다. 우리는 VDS에 ID wrt의 변화의 속도가 낮은 트랜지스터 낮은 IE의 채널 길이 변조를 만들기 위해, 그래요. 감사 sarfraz
 
안녕하세요, 채널 lenth 변조와 트랜지스터를보다 효율적으로 전류 / 전압 기능을 피하기 위해, 우리는 2 대 5 회 기술이다 ​​모스의 최소 길이를 사용합니다. 그것은 당신이 L = 0.36 u 또는 0.54 u 또는 0.72 또는 0.90 U의 가치를 선택해야 의미
 
그것이 있어야하는가 0.18 음의 정수 번? 전 채널의 길이와 같은 0.5 음 선택할 수 있습니까? [견적 = rajkumaru] 안녕, 채널 lenth 변조와 트랜지스터를보다 효율적으로 전류 / 전압 기능을 방지하기 위해, 우리는 모스의 최소 길이는 기술 2 - 투 - 5 회입니다 사용합니다. 그것은 당신이 L = 0.36 u 또는 0.54 u 또는 0.72 또는 0.90 U [/ 인용]의 가치를 선택해야 의미
 
[견적 = isaacnewton] 그것이 있어야하는가 0.18 음의 정수 번? 전 채널의 길이와 같은 0.5 음 선택할 수 있습니까? [견적 = rajkumaru] 안녕, 채널 lenth 변조와 트랜지스터를보다 효율적으로 전류 / 전압 기능을 방지하기 위해, 우리는 모스의 최소 길이는 기술 2 - 투 - 5 회입니다 사용합니다. 그것은 당신이 L = 0.36 u 또는 0.54 u 또는의 값을 선택해야 의미 0.72 또는 0.90 U [/ 인용] [/ 인용]는 레이아웃에서 0.5um 그릴 수있는 난 그게 nessesary없는 것 같은데, 당신은 오랫동안 같은 0.5um 선택하실 수 있습니다 .
 
그것은 당신도 출발점 내용은 레이아웃 공간, 전력, 속도 등을 고려해야 할 수도 있습니다 귀하의 회로 사양에 따라, 나는 낮은 채널 길이 변조 효과를 가질 900n 사용합니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top