시뮬레이션"올드

T

toxadi

Guest
안녕 모두,

나. PCB의 ASCII 파일을 열고있다.그것은 파일의 이전 도스 PCAD, 이후 파일은 이렇게 시작되어야합니다 :

개인 CAD 데이터 시스템즈

PC에 카드를 데이터베이스 파일 버전 : 1.04

난 아니지만 행운이 여러 시청자 수입 도구를했지만 ...모든 아이디어를 어떻게이 파일을 열려면?내가 파일을 편집할 수있게하려면, 단지 설계를 볼 수 있는지 확인 싶지 않아요.

감사합니다

 
변환 DOS를 PCAD 윈도우 PCAD 파일에 파일을
PCB 및 모델명
: SCH 파일 Accel EDA로 읽을 수있는 / PCAD 2000.만큼입니다.의 순서를 변경할 수 있지만 그들과 정보를 공유하는 것, 당신은 진정한 Accel EDA으로 그들을 다음과 같이 / PCAD 2000 양식을 따르도록해야합니다.1.PCAD 라이브러리 관리 모듈에서는, 당신. syms (기호)가 포함된 파일을 library1.slb을 만들고 만들 도서관 2.plb 네. prts (부품) 포함.

2.PCAD PCB의 모듈에서, 작가 PDIF 출력을 실행하여 library1.slb 및 library2.plb에 대한 PDF 파일을 만듭니다.그 굴곡이 옵션이 선택되어 있는지 확인하고 예약 문자 스캔 옵션을 설정하기 전에 파일을 만듭니다.

3.오픈 Accel 라이브러리 관리자를 엽니다.도서관에 가서 풀다운 및 번역을 선택합니다.원본 파일 형식을 선택합니다 PDIF 출력.소스 라이브러리 버튼을 선택합니다 library1.slb을 클릭합니다.목적지 도서관 버튼을 클릭하고 입력 library1 새 라이브러리 이름.경우에는 전원 및 이기종 게이트 정보를 정의하는 파일, 다음을 클릭 PDIF 출력 크로스 레퍼런스 버튼을 클릭해야하고 파일을 선택 PCAD 상호 참조를 사용.(만약 당신이 스타 게이트를 PWGD 속성을 사용하여 전원을 정의한 경우에만 단일 구성 요소를 가지고, 당신은 상호 참조 파일에 대한 걱정은하지 않아도됩니다.) 번역 버튼을 클릭하여 하단에있습니다.다음 당신이 대화 상자에서 레이어를 매핑에 대한 요구 받게됩니다.그렇지 않으면, 당신은를 클릭하여 확인 버튼을 기본적으로 동의 일부 사용자 층을 사용.계속 번역 및 옵션을 마지막 로그 파일을 보려면 받게됩니다.내가이 일을하고 권하고 싶습니다 errors.FYI의 경우 많은, 어쩌면 그것을 밖으로 인쇄가됩니다 플래그를 전원 만약 당신이 성문에 PWGD 중복되는 속성을 사용하는 핀.때문에 각 게이트에 대한 특성을 읽기 때문입니다.엄밀히,이 문제는 그것이 잘못 생각 그냥 Accel 빠지는 게 아니다.귀하의 library2.plb 파일을 번역하려면 동일한 단계를 따르십시오.언제 당신. plb 번역, 그게 그렇게 보이는 경고 : 경고 : 구성 요소의 수를 얻을 것이다 AD637에 대한 라인 176 부근 PIN_DEF 항목의 번호와 일치하지 않는 핀을 만들 수있습니다.전원 핀이 없을 수도있습니다.다시 말하지만, 이것이 문제라고 생각 Accel 빠지는 게됩니다.

4.일단 당신이 두 개의 파일을 번역되어, 지금은 그들을 병합하는 시간입니다.도서관에서 선택 병합 패턴 풀다운.목적지 라이브러리 들어, 귀하의 library1.lib 파일을 선택합니다.소스 라이브러리를 들어, 귀하의 library2.lib 파일을 선택합니다.이제 병합을 클릭합니다.완료되면, 그것이 문제의 로그 파일을 백업 시작된다.이것과 구성 요소의 새로 만든 라이브러리를 정리하는 데 사용할 인쇄합니다.난 당신의 전체 라이브러리를 통해 모든 것이 제대로 번역을 확인하려고 것을 권해드립니다.때 귀하의 패턴이나 발자국 번역 쪽지에 중요한 것은, 그것 padstyles를 만들 것입니다 귀하의 구멍이없는 60 만 달러가 회전하는 구멍 패드 구성 요소를 통해.패드를 탑재 표면이 제대로 필요가없습니다 그들에 대해 걱정로 번역한다.귀하의 구멍이 구성 요소를 통해, 당신은 두 가지 옵션 중 하나 - 수정 padstyles 또는 두 개의 이름 - 그것이와 PCB의 편집기에서 수정하여 패드를두고있다.

5.이제 어려운 부분은 끝났습니다, 그것의 시간을 가져 및 청소 회로도 및 PCB와 2 동의에 도착.첫째, Accel EDA 회로도 편집기를 엽니다.도서관 설치 프로그램에서는, 당신은 위에서 만든 파일의 라이브러리를 지정했는지 확인하십시오.PCAD 설계도를 열고 파일을 엽니다.(만약 당신이 파일은 파일을 여는 중.) 일단 파일이 열립니다 지정, 다음을 수행하십시오 : 모든 PRT를 삭제하고 PWGD 특성; 디스크 리트에서 핀 번호를 끄고, 모든 글꼴 문제를 해결 PCAD 크로스 레퍼런스를 사용 귀하의 전원 레일 청소.(당신은 또한 삭감 및 현재 형식에 붙여 넣습니다 할 수있습니다.) 만약 당신이 어떤 옵션을 추가 시트, 시트를 사용하여 만든 다중 시트 PCAD에서 설계도, 첫 번째 시트를 엽니다으로 변환됩니다.그럼 다른 PCAD 회로도를 열고 시트 하나의 파일에 옵션을 잘라내기 & 붙여넣기를 사용하여 추가할 수있습니다.일단 정리가 완료되면, Netlist를 생성합니다.

6.오픈 Accel EDA PCB의 편집기, 그리고 도서관을 설치하려면있어.거기 뭐가 삭제하여 라이브러리 파일을 설정합니다.자, 여러분 PCAD PCB의 파일을 엽니다.변환을 선택 패드 정의 상자에서 조리개 표 임베디드.당신이시키지 않는 절대적으로 패드의 그래픽에 죽었으니, 당신 이상의 크기 padstyles 얻을 것이다 만들었습니다 (이것을 선택하면 귀하의 모든 구멍을 38 만 달러와 60 달러를 회전과 같이 정의됩니다 구멍이 구성 요소를 통해 패드의 그래픽에서 만듭니다.위한 padstyles이 생성됩니다. 선택 임베디드 조리개 옵션을 훨씬 덜 정리 될 경향이있다.) 만약 위의 3 단계에서 PCAD 크로스 레퍼런스 파일을 지정, 당신은 여기도해야 할 것입니다.를 클릭하여 파일에 읽기를 계속합니다.일단, 전체보기 및 로그 파일과 거기에 어떠한 실제 오류를 수정 밖으로 인쇄할 수있습니다.

7.하나를 열고 파일의 형식 및 잘라내기 및 붙여넣기를 귀하의 PCB의 그것에.새로운 이름으로 파일을 저장하고 그것을 저장하지 않고 이전 PCB의 파일을 닫습니다.

8.클린 다음을 수행하여 PCB의 파일을 백업 : 실크 스크린과 최고의 어셈블리 레이어에서 모든 구성 요소의 이름을 삭제합니다; padstyle 정의를 수정; 참조 designators 글꼴 스타일을되었는지 확인합니다; 업데이트 정보와 같은 기존의 그림에 대해서 (팹에 포함된 형식을 포함 그리기 및 조립).로 구멍 크기 정보가 포함되어있습니다 padstyles 고정 팹 도면 꽤 도움이 될 수있습니다.많은 경우에는 unfilled 구리 부어 상단과 하단의 레이어에있는 영역입니다 만약 그들이 지상과 같은 동일한 네트의 모든 부분을 하나의 커다란 구리로 만들고 그들에게 할당되며 그물을보고 그들을 검토 지역을 점령 포함 붓다 소규모로 부어 넣는다.삭제 작은 수많은 그리고 거기 스트랩 부어 넣는다.구리 적절한 네트를 부어 넣어 및 할당합니다.그것은 레이어의 하드 카피에 그것을 비교해야 그것이 있는지 확인합니다.

9.실행 두 netlists 사이의 비교 (회로도 및 PCB)의.오류 또는 경고를 수정하면 오류가없고 경고 (가능한 경우)와 함께 두 경기 때까지이 프로세스를 계속 수있습니다.

 
정말 가치에 대한 정보.혹시 자세한 PDF로 업로드할 수 있습니까?

 
미안 해요, 난 밖에 나가이 주제에 대해 다른 파일이있다.

 
와우, 정보 주셔서 감사합니다!하지만 그게 제가 파일을 열 수있을 제공됩니다.

난 성공, 그리고 PCAD 2004려고 했었는데 지금은 내가 PCAD 2000 오전

 

Welcome to EDABoard.com

Sponsor

Back
Top