시뮬레이션"어떻게

Z

zepertino

Guest
아무도 주어진 PCB의 레이어의 번호를 찾을 수있는 실질적인 방법을 알고 있나요?

 
zepertino
그것을 설계의 복잡도에 따라 달라집니다.
기본적으로 레이어 안의 최소 8되어야 EMC와 EMI를 요구 사항에 기입 가득합니다.하지만 U 신호 무결성에 필요한 우선 순위를 평균으로 레이어의 수를 조정할 수있습니다.

다른 요소 BGA에 coloum 안에 따라이 / 레이어 stackup 증가 행이 BGA에서 트랙을 탈출 때문입니다.

안부
binu g

 
h **** ***** P는 : / / www-ese.fnal.gov/ese-dfe/dfehome.htm & & & &

,이 사이트 확인

 
zepertino
나도 공유 좀 내 expirience와 노력 할게요.
우선 전원을 레이어의 수를 확인해야합니다, 그것은 당신에게 연결하는 전압에 따라 달라집니다 IC는.예를 들어, 당신은 단지 3.3 볼트 장치와 모든 이들의 사용 (안 아날로그 IC처럼 전원 컨버터 또는 아날로그 opamps) 다음 1 전원 레이어에 충분할 것입니다 디지털 전원을 사용합니다.만약 당신이 경우에 두께의 도체를 사용하여 자신의 전원을 연결할 수있는 3.3 볼트와 5 볼트 장치, 그리고 3 층 전력해야 할 수도있습니다 또한, 3.3 볼트의 아날로그 디바이스,하지만 만약 당신이 1 개 또는 2 5가 볼트 디바이스 - 그럼 그렇지 하지만, 3 전원 레이어를 필요한 사람은 오직 두 가지 : 1 디지털 3.3 볼트 및 3.3 볼트 하나의 아날로그.당신은 당신이 얼마나 전원 레이어를 결정 이쪽으로.
이제 그라운드 레이어.만약 당신이 단 하나의 GND로 레이어를 필요한 사람은 오직 디지털 디바이스있다.
경우도 아날로그가 있으면 별도의 GND로 레이어 아날로그 GND로 분할하려는 수도있습니다.

, 1 analog power 3.3AV
, digital ground GND
and analog ground AGND
.

이제 당신은 1 개의 디지털 전원은 3.3V,
1 개의 아날로그 파워 3.3AV,
디지털 지상 GND와
아날로그 그라운드 AGND
있다고 가정해 봅시다.벌써 4 층입니다.
이제 우리는 레이아웃 자체로 이동합니다.
만약 보드에 BGA 볼을 사이에 전달할 수있습니다 BGA 디바이스 확인 얼마나 지휘자있습니다.일부 당신은, 2 개의 도선을 통과 수있는 그들 중 일부 1.보통은 장치의 데이터 시트 또는 애플 리케이션 노트에서이 정보를 찾을 수있습니다.당신은 또한 당신이 BGA 디바이스의 레이아웃에 대한 필요가 얼마나 많은 레이어를 찾을 수있습니다.
다른 장치가 BGA보다 제한하고 당신이 그것의 레이아웃을위한 2 레이어로 관리할 수있습니다.예를 들어, 우리는 당신이 당신이 공을 사이에서만 1 차장 /이 BGA의 바이어스를 넘길 수있습니다, 당신은 그것을위한 4 계층이 필요 FBGA 장치 (괜찮 아요 피치 BGA) habe 가정해 봅시다.그럼 이제 8 층 : 4 전원 및 접지 4 신호있습니다.

희망이 도움이됩니다.

 
나도 하나 가지고 quetion
어떻게 스택 정렬
wheter 반대 또는 모든 전원 및 접지 비행기가 처음보다 신호 또는 사증을 넣으려면
우리는 신호 계층 inbetween 접지 및 전원 비행기 sandwitch 해요.

미리 고맙습니다

 
zepertino 썼습니다 :

아무도 주어진 PCB의 레이어의 번호를 찾을 수있는 실질적인 방법을 알고 있나요?
 
zepertino,
4 레이어 (2 신호, 2 개의 전원 anf GND로)에 대한 :

---- 톱 신호
---- L2 GND로
----의 L3 전원
---- 히프 신호

6 레이어 (4 신호, 2 개의 전원과 GND로)에 대한

---- 톱
---- L2 GND로
---- 내부 신호의 L3
---- 번과 내부 신호
---- L5 전원
---- 히프 신호

8 층 (6 신호, 2 개의 전원과 GND로)에 대한

---- 톱
---- L2 내부 신호
----의 L3 GND로
---- 번과 내부 신호
---- L5 내부 신호
---- L6 전원
---- L7으로 내부 신호
---- 히프 신호

귀하의 설계를 매우 더 많은 GND로 레이어를 추가 routng 레이어를 분리해야 속도가 높습니다.

안부,
shurilo

 
PCB의 설계 레이어의 숫자 설계 복잡도에 따라 달라집니다 또한, 최대 두께를 가질 수있습니다.

 
안녕하세요,

당신은 8에 대해 말하고있습니다 다층 PCBs하지만 만약 당신이 비용을 절감해야 PCB의 가장 비용 효과적인 장치의 일환이다 대량 생산을 만들고 싶어.그래서 두 개의 레이어 PCB의 설계 수있습니다 - 물론 귀하의 설계 복잡도에 따라 다릅니다.만약 당신이 그것을 가기위한 바이어스를 사용하여 쉽게 될 충분한 공간 - "하단 또는 그 반대로 전환했다.그럼 EMC는 하드웨어 트릭 콘덴서 (ferrites ..)처럼 의해 maintaned 수있습니다

 

Welcome to EDABoard.com

Sponsor

Back
Top