시뮬레이션 결과

K

kickbeer

Guest
누군가가
나에게 (링크 또는 보여줄 수있는대로) 클럭 콤퍼레이터 (비교 regenrative) 좋은 출력 결과의 예?VDD 3.3V.when 긍정적인 입력 정보가 들어 부정적인 입력보다 큰 경우, 비교기의 출력을 비교하면 다시 설정되지 않습니다 3.3V의 표시됩니다.리셋하는 동안 시간과 같은 시간에 긍정적인 입력 큰 그쪽으로 부정 입력, 비교기의 출력은 3.3V에서 주위 중순 가치입니다.내가 의례?

 
때 a 비교기
1) 입력하면됩니다 postive 높은 ouput 재설정하면 안에서 높은 위치에있습니다.
높은 출력은 입력의 2) 비교의 높은 출력을 재설정하는 동안 irrsepective.
3) 다음의 출력 midvalue (예 : 1.65V에 남아해야 재설 비 단계 동안 동일)을 모두 입력하면됩니다

 
이후로 난 그냥 인터넷에서 학생의 시뮬레이션 결과와 함께 논문을 발견
난 여전히 당신의 답변을 의심했다.비교되지 않는 경우에만 재설정에 결정을 내릴 것입니다.그것은 midvalue 예에 남아있을 때 1.65에 관계없이 입력 신호의 비교기의 출력 재설정에있습니다.아래의 첨부 파일에서 같은데.in_p 출력 내가 선택하고 in_p 및 in_n 모두 입력하고있다.

 
미안하지만, 당신이 첨부 파일을보기 위해서는 로그인이 필요

 
kickbeer 썼습니다 :

비교되지 않는 경우에만 재설정에 결정을 내릴 것입니다.
그것은 midvalue 예에 남아있을 때 1.65에 관계없이 입력 신호의 비교기의 출력 재설정에있습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top