승 및 L의 크기를 결정하는 방법?

T

tok47

Guest
친애하는 모든,

최근에, 나는 간단한 연산을 찍기 - 앰프 설계.

여기 내 마음에두고있는 질문.어떻게 너비와 길이는 트랜지스터의 크기를 설정하려면?어떤 규칙이나 수식인가 우리는 트랜지스터의 크기를 결정하는 데 도움이?어떻게 승 및 L 효과는 회로?

유들은 전에이 수식을 볼 수 있나요?- WL = (Vsigma / deltaVt) 2
어디 Vsigma = mV * 음감사합니다

Tok [/ 코드]
tok47 의해 2004년 10월 14일 7:51에 편집한 마지막;에서 편집한 1 시간 총

 
안녕

제발 다시 트랜지스터 추구 -이 포럼 및 Google에서 커지고있습니다.

tnx

 
예를 들어, 당신이 주변에 어떻게하면 부정적인 의견이 지배적 극 opamp를 amplied 작성할 때 와서 문제 영역의 CMOS 트랜지스터의 크기가 죽을에 opamp 설계?당신은
그것을 사이에 커패시턴스, 밀러 효과
등을 작성하여 ouput 안정 / 또는 트랜지스터 간의 추가 필요합니다.

당신을 보여주는 공식의 CMOS에서 기하학적 최적화 구성표를 수식합니다.WL 디자인에 두개의 변수를 사용하는 놀이 (차원 사실)가있습니다.난 WL 각 트랜지스터에 대한 indipedent 변수가해야한다고 생각합니다.그럼 거기에서 당신의 전압, 드레인 전류
등 결정
하지만 난 당신을 사용하는 수식은 CMOS 기술의 일부 기하학적 최적화 구성표를 수식에 속하는해야하는 제도를 몰라.

 
처음으로 당신이 당신의 출력에서 직류 전압 및 DC 세트 포인트가 모든 지역에서 원하는 시간에 원하는 장소 트랜지스터 작동 할수있을 거라 확신한다.
어디 선가 당신을위한 더 큰 경우 상단의 트랜지스터를 만들 수 승 높은 직류 필요합니다.
차동 쌍 들어 빨리해야하는
것이 좋다 높은 총지배인 (패) 작은뿐 아니라 그들 (패) 대형이 일치해야한다.만약 그들이 잘 일부 전압 (그레이 메이어) 오프셋 수있을 것입니다 일치하지 않습니다
Similary, 전류 소스 패 확대되어야한다.

 
하는 방법에 대한 위상 및 이득 마진?일반적으로, 어떤 상태
승 및
L의 임기 ()에서이 작전을 만들 것입니다 - 앰프 충분하지 위상 마진가?

내 간단 찍기
- 앰프없는 경우 콘덴서가, 어떻게 결정됩니다 찍기의 슬루율
- 앰프?그것은 출력 스테이지 paracitic 커패시턴스에
의해 트랜지스터의 원인인가?

 
좋은 ur 수식에서 WL produt 알고 ..
지금
게인 BW 및 스윙의 ur 사양 ..부터 시작하도록 승 / 패 유 근래를 얻으려면
유 an opamp 사이징 예를 OPAMP의 Razavi의 장에서 찾을 수있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top