스파르탄 3 파이프라인 배율

V

vaf20

Guest
안녕하세요 우리 모두가 다음과 같이 10 곱하기의 피연산자를 포함 DSP 블록을 가지고 가정 : (A0 * A1 + A2 * A3) (A4 * A5 + A6 * A7) + (B0 * B1 + B2 * B3) (B4 * B5 + B6 U보고 * B7)로, 우리는 8 mul을 계산해야합니다. 처음엔이 mul에서. 남아 있습니다. 그래서 속도보기 디자인 플러스 무역 지역과 함께하는 방법은 더 나은인가? 내가 파이프라인 배율이 높은 성능을 제공 생각합니다. UR 아이디어는 무엇입니까? 내가 맞다면, 나는 파이프라인 방식과 스파르타 3 MUL (18 비트 * 18 비트 이상)를 사용하고 싶습니다. 누구든지 내게 스파르탄 3에 파이프라인 배율에 대한 몇 가지 좋은 문서를 줄 수 있나요? vaf20
 
shokran SphiX하지만 스파르타 3 논리 자원으로 사용 opipeline 방법 및 MUL 모듈을 의미합니다. NE1 좀 도와 수 있습니까?
 
내가 experesion 위의 계산 빠른 방법으로 방법을 찾고입니다. 고맙습니다
 
스파르탄 - 3 배율은 내부 파이프 라이닝하지 않고 오히려 빨리됩니다. 당신은 입력 데이터, 결과 및 중간 결과를 레지스터를 입력해야합니다. 당신은 입력 데이터를 어디에하지만 문제가 있습니다. 스파르타 칩 그들을 위해 필요한 이하 PAD 번호를 제공할 수 있습니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top