A
aidans
Guest
여보세요 거기
내 리눅스 상자에 설치되어 IC5.0
라이센스가 제대로 설정되어있다,하지만 난 icfb 또는 icms을 실행할 수없습니다
엑스, 아무도 말해 줄 수 어떻게 된건지 다음과 같은 오류를 끊다?
감사합니다
타르 (를) 데비안 : ~ $ icfb
엑스 오류 실패의 요청 : BadName (색상이나 글꼴이 존재하지 않습니다)라는 이름의
실패한 요청의 주요 opcode를 : 45 (X_OpenFont)
실패한 요청의 시리얼 번호 : 16
출력 스트림의 현재 일련 번호 : 3216시 9분 40초 (lmgrd) ------------------------------------------ -----
16시 9분 40초 () lmgrd 참고 사항 :
16시 9분 40초 (lmgrd)
16시 9분 40초 () 디버깅을위한 목적으로만 만들어진 것입니다이 로그 lmgrd.
16시 9분 40초 (lmgrd)에는 라이센스 정책에 많은 세부 정보입니다
그 정보가 기록에보고되지 않습니다 16시 9분 40초 (lmgrd)
16시 9분 40초 ()는 여기에, 그래서 만약 당신이 어떤 종류에 대한 해당 로그 파일을 사용하여 lmgrd
사용량 16시 9분 40초 (lmgrd) 일반적으로 생산할 예정보고
16시 9분 40초 () lmgrd가 잘못된 결과를.
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd) ------------------------------------------ -----
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd) FLEXlm (v8.2a) 데비안 (리눅스) (2005년 5월 13일)에서 시작
16시 9분 40초 (lmgrd) FLEXlm 저작권 1,988에서 2,002 사이, Globetrotter 소프트웨어, Inc.
16시 9분 40초 (lmgrd) 미국 특허 5,390,297 및 5,671,412.
16시 9분 40초 (lmgrd)은 World Wide Web : http://www.globetrotter.com
16시 9분 40초 (lmgrd) 라이센스 파일 (들) : cadenceic5/cadenceic5.dat
16시 9분 40초 () lmgrd는 TCP 포트 5280 lmgrd
16시 9분 40초 (lmgrd) 공급 업체 데몬을 시작하는 중 ...
16시 9분 40초 (lmgrd) cdslmd (인터넷 tcp_port 32784 시작하여 PID 2516)
16시 9분 40초 (cdslmd) FLEXlm 버전 8.2a
16시 9분 40초 (cdslmd) 서버 데비안에 대한 시작 시간 : 100
16시 9분 40초 () 21900 26000 Affirma_sim_analysis_env cdslmd
16시 9분 40초 (cdslmd) UET Verilog - XL에 CWAVES
16시 9분 40초 (cdslmd) VXL - VCW VXL - VET VXL - VLS
16시 9분 40초 (cdslmd) VXL - Vra 111 11400
16시 9분 40초 () 12141 200 206 cdslmd
16시 9분 40초 () 207 21,060 말타기 놀이 cdslmd - 이력서
16시 9분 40초 () 21400 276 278 cdslmd
16시 9분 40초 () Composer_Spectre_Sim_Solution 283 300 cdslmd
16시 9분 40초 () 3000 Virtuoso_XL 302 cdslmd
16시 9분 40초 () Virtuoso_Schem_Option 305 32,100 cdslmd
16시 9분 40초 (cdslmd) OASIS_Simulation_Interface 32,120 Artist_Statistic
들
16시 9분 40초 () 32125 Corners_Analysis 32,130 cdslmd
16시 9분 40초 (cdslmd) Artist_Optimizer 32,140 32,150
16시 9분 40초 () 32190 32500 32501 cdslmd
16시 9분 40초 () 32510 32520 SpectreRF cdslmd
16시 9분 40초 () 32521 Affirma_RF_SPW_model_link 32,530 cdslmd
16시 9분 40초 (cdslmd) Affirma_RF_IC_package_modeler 32,550 32,760
16시 9분 40초 () 33010 33011 Device_Level_Placer cdslmd
16시 9분 40초 () 33015 Virtuoso_Core_Optimizer 33,016 cdslmd
16시 9분 40초 (cdslmd) Virtuoso_Core_Characterizer 33301 34500
16시 9분 40초 () 34510 34511 Substrate_Coupling_Analysis cdslmd
16시 9분 40초 () 34515 34520 34525 cdslmd
16시 9분 40초 () 34530 cdslmd 370 Affirma_AMS_distrib_processing
16시 9분 40초 () 371 37100 373 cdslmd
16시 9분 40초 () 374 LAS_Cell_Optimization 37,500 cdslmd
16시 9분 40초 (cdslmd) Device_Level_Router 41,000 501
16시 9분 40초 () 550 570 940 cdslmd
16시 9분 40초 () 945 952 Composer_EDIF300_Connectivity cdslmd
16시 9분 40초 () cdslmd 953 Composer_EDIF300_Schematic BTAHVMOS
16시 9분 40초 (cdslmd) Spectre_BTAHVMOS_Models BTASOI Spectre_BTASOI_M
odels
16시 9분 40초 (cdslmd) Spectre_NorTel_Models SpectreBasic NTMODELS
16시 9분 40초 (cdslmd) Spectre_ST_Models 11,701 STMODELS
16시 9분 40초 () 11702 11703 11710 cdslmd
16시 9분 40초 (cdslmd) DRACSLAVE DRACDIST DRAC2CORE
16시 9분 40초 () 12500 14000 _21900 cdslmd
16시 9분 40초 () 14010 14020 14040 cdslmd
16시 9분 40초 () 14050 EBD_power EBD_edit cdslmd
16시 9분 40초 (cdslmd) EBD_floorplan 14,060 ALL_EBD
16시 9분 40초 () Datapath_Preview_Option 14,065 Datapath_Verilog cdslmd
16시 9분 40초 () 14066 Datapath_VHDL 14,070 cdslmd
16시 9분 40초 (cdslmd) Preview_Synopsys_Interface 14,101 14,111
16시 9분 40초 () 14120 14130 14140 cdslmd
16시 9분 40초 () 14300 14400 14410 cdslmd
16시 9분 40초 () 312 314 316 cdslmd
16시 9분 40초 () 318 322 336 cdslmd
16시 9분 40초 () cdslmd 365 51,020 FPGA_Flows
16시 9분 40초 (cdslmd) FPGA_Tools xilEdif xilConceptFE
16시 9분 40초 () cdslmd xilCds 51,021 51,022
16시 9분 40초 (cdslmd) xilComposerFE PIC_Utilities 51023
16시 9분 40초 () 51070 51100 51170 cdslmd
16시 9분 40초 () 681 ConcICe_Option 70,110 cdslmd
16시 9분 40초 (cdslmd) DRACERC DRAC3DRC Distributed_Dracula_Opti
켜기
16시 9분 40초 () 70120 DRAC3LVS DRACLVS cdslmd
16시 9분 40초 () 70130 DRACLPE DRACPRE cdslmd
16시 9분 40초 () 70510 70520 71110 cdslmd
16시 9분 40초 (cdslmd) Assura_DV_design_rule_checker 71,120 Assura_DV_LVS_ch
ecker
16시 9분 40초 () 71130 Assura_DV_parasitic_extractor 71,510 cdslmd
16시 9분 40초 () 71520 727 728 cdslmd
16시 9분 40초 () 729 730 DRACPLOT cdslmd
16시 9분 40초 () 731 DRAC2DRC 733 cdslmd
16시 9분 40초 () cdslmd DRAC2LVS 761 763
16시 9분 40초 () DRAC3CORE 780 DRACPG_E cdslmd
16시 9분 40초 () 785 DRACACCESS 792 cdslmd
16시 9분 40초 () 920 950 960 cdslmd
16시 9분 40초 () 963 964 965 cdslmd
16시 9분 40초 () 966 972 974 cdslmd
16시 9분 40초 () 12,110 12,111 900 cdslmd
16시 9분 40초 () 991 992 994 cdslmd
16시 9분 40초 () 995 tw01 tw02 cdslmd
16시 9분 40초 () 20135 20235 20240 cdslmd
16시 9분 40초 () 21200 252 synSmartLib cdslmd
16시 9분 40초 () synSmartIF 253 251 cdslmd
16시 9분 40초 () 26400 VERITIME synTiOpt cdslmd
16시 9분 40초 () 50000 50010 50110 cdslmd
16시 9분 40초 () 50200 cdslmd
16시 9분 40초 () cdslmd
16시 9분 40초 ()이 공급 업체의 증가 라인처럼 생각하고 행동에 대한 모든 특징 라인 cdslmd
16시 9분 40초 () cdslmd
내 리눅스 상자에 설치되어 IC5.0
라이센스가 제대로 설정되어있다,하지만 난 icfb 또는 icms을 실행할 수없습니다
엑스, 아무도 말해 줄 수 어떻게 된건지 다음과 같은 오류를 끊다?
감사합니다
타르 (를) 데비안 : ~ $ icfb
엑스 오류 실패의 요청 : BadName (색상이나 글꼴이 존재하지 않습니다)라는 이름의
실패한 요청의 주요 opcode를 : 45 (X_OpenFont)
실패한 요청의 시리얼 번호 : 16
출력 스트림의 현재 일련 번호 : 3216시 9분 40초 (lmgrd) ------------------------------------------ -----
16시 9분 40초 () lmgrd 참고 사항 :
16시 9분 40초 (lmgrd)
16시 9분 40초 () 디버깅을위한 목적으로만 만들어진 것입니다이 로그 lmgrd.
16시 9분 40초 (lmgrd)에는 라이센스 정책에 많은 세부 정보입니다
그 정보가 기록에보고되지 않습니다 16시 9분 40초 (lmgrd)
16시 9분 40초 ()는 여기에, 그래서 만약 당신이 어떤 종류에 대한 해당 로그 파일을 사용하여 lmgrd
사용량 16시 9분 40초 (lmgrd) 일반적으로 생산할 예정보고
16시 9분 40초 () lmgrd가 잘못된 결과를.
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd) ------------------------------------------ -----
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd)
16시 9분 40초 (lmgrd) FLEXlm (v8.2a) 데비안 (리눅스) (2005년 5월 13일)에서 시작
16시 9분 40초 (lmgrd) FLEXlm 저작권 1,988에서 2,002 사이, Globetrotter 소프트웨어, Inc.
16시 9분 40초 (lmgrd) 미국 특허 5,390,297 및 5,671,412.
16시 9분 40초 (lmgrd)은 World Wide Web : http://www.globetrotter.com
16시 9분 40초 (lmgrd) 라이센스 파일 (들) : cadenceic5/cadenceic5.dat
16시 9분 40초 () lmgrd는 TCP 포트 5280 lmgrd
16시 9분 40초 (lmgrd) 공급 업체 데몬을 시작하는 중 ...
16시 9분 40초 (lmgrd) cdslmd (인터넷 tcp_port 32784 시작하여 PID 2516)
16시 9분 40초 (cdslmd) FLEXlm 버전 8.2a
16시 9분 40초 (cdslmd) 서버 데비안에 대한 시작 시간 : 100
16시 9분 40초 () 21900 26000 Affirma_sim_analysis_env cdslmd
16시 9분 40초 (cdslmd) UET Verilog - XL에 CWAVES
16시 9분 40초 (cdslmd) VXL - VCW VXL - VET VXL - VLS
16시 9분 40초 (cdslmd) VXL - Vra 111 11400
16시 9분 40초 () 12141 200 206 cdslmd
16시 9분 40초 () 207 21,060 말타기 놀이 cdslmd - 이력서
16시 9분 40초 () 21400 276 278 cdslmd
16시 9분 40초 () Composer_Spectre_Sim_Solution 283 300 cdslmd
16시 9분 40초 () 3000 Virtuoso_XL 302 cdslmd
16시 9분 40초 () Virtuoso_Schem_Option 305 32,100 cdslmd
16시 9분 40초 (cdslmd) OASIS_Simulation_Interface 32,120 Artist_Statistic
들
16시 9분 40초 () 32125 Corners_Analysis 32,130 cdslmd
16시 9분 40초 (cdslmd) Artist_Optimizer 32,140 32,150
16시 9분 40초 () 32190 32500 32501 cdslmd
16시 9분 40초 () 32510 32520 SpectreRF cdslmd
16시 9분 40초 () 32521 Affirma_RF_SPW_model_link 32,530 cdslmd
16시 9분 40초 (cdslmd) Affirma_RF_IC_package_modeler 32,550 32,760
16시 9분 40초 () 33010 33011 Device_Level_Placer cdslmd
16시 9분 40초 () 33015 Virtuoso_Core_Optimizer 33,016 cdslmd
16시 9분 40초 (cdslmd) Virtuoso_Core_Characterizer 33301 34500
16시 9분 40초 () 34510 34511 Substrate_Coupling_Analysis cdslmd
16시 9분 40초 () 34515 34520 34525 cdslmd
16시 9분 40초 () 34530 cdslmd 370 Affirma_AMS_distrib_processing
16시 9분 40초 () 371 37100 373 cdslmd
16시 9분 40초 () 374 LAS_Cell_Optimization 37,500 cdslmd
16시 9분 40초 (cdslmd) Device_Level_Router 41,000 501
16시 9분 40초 () 550 570 940 cdslmd
16시 9분 40초 () 945 952 Composer_EDIF300_Connectivity cdslmd
16시 9분 40초 () cdslmd 953 Composer_EDIF300_Schematic BTAHVMOS
16시 9분 40초 (cdslmd) Spectre_BTAHVMOS_Models BTASOI Spectre_BTASOI_M
odels
16시 9분 40초 (cdslmd) Spectre_NorTel_Models SpectreBasic NTMODELS
16시 9분 40초 (cdslmd) Spectre_ST_Models 11,701 STMODELS
16시 9분 40초 () 11702 11703 11710 cdslmd
16시 9분 40초 (cdslmd) DRACSLAVE DRACDIST DRAC2CORE
16시 9분 40초 () 12500 14000 _21900 cdslmd
16시 9분 40초 () 14010 14020 14040 cdslmd
16시 9분 40초 () 14050 EBD_power EBD_edit cdslmd
16시 9분 40초 (cdslmd) EBD_floorplan 14,060 ALL_EBD
16시 9분 40초 () Datapath_Preview_Option 14,065 Datapath_Verilog cdslmd
16시 9분 40초 () 14066 Datapath_VHDL 14,070 cdslmd
16시 9분 40초 (cdslmd) Preview_Synopsys_Interface 14,101 14,111
16시 9분 40초 () 14120 14130 14140 cdslmd
16시 9분 40초 () 14300 14400 14410 cdslmd
16시 9분 40초 () 312 314 316 cdslmd
16시 9분 40초 () 318 322 336 cdslmd
16시 9분 40초 () cdslmd 365 51,020 FPGA_Flows
16시 9분 40초 (cdslmd) FPGA_Tools xilEdif xilConceptFE
16시 9분 40초 () cdslmd xilCds 51,021 51,022
16시 9분 40초 (cdslmd) xilComposerFE PIC_Utilities 51023
16시 9분 40초 () 51070 51100 51170 cdslmd
16시 9분 40초 () 681 ConcICe_Option 70,110 cdslmd
16시 9분 40초 (cdslmd) DRACERC DRAC3DRC Distributed_Dracula_Opti
켜기
16시 9분 40초 () 70120 DRAC3LVS DRACLVS cdslmd
16시 9분 40초 () 70130 DRACLPE DRACPRE cdslmd
16시 9분 40초 () 70510 70520 71110 cdslmd
16시 9분 40초 (cdslmd) Assura_DV_design_rule_checker 71,120 Assura_DV_LVS_ch
ecker
16시 9분 40초 () 71130 Assura_DV_parasitic_extractor 71,510 cdslmd
16시 9분 40초 () 71520 727 728 cdslmd
16시 9분 40초 () 729 730 DRACPLOT cdslmd
16시 9분 40초 () 731 DRAC2DRC 733 cdslmd
16시 9분 40초 () cdslmd DRAC2LVS 761 763
16시 9분 40초 () DRAC3CORE 780 DRACPG_E cdslmd
16시 9분 40초 () 785 DRACACCESS 792 cdslmd
16시 9분 40초 () 920 950 960 cdslmd
16시 9분 40초 () 963 964 965 cdslmd
16시 9분 40초 () 966 972 974 cdslmd
16시 9분 40초 () 12,110 12,111 900 cdslmd
16시 9분 40초 () 991 992 994 cdslmd
16시 9분 40초 () 995 tw01 tw02 cdslmd
16시 9분 40초 () 20135 20235 20240 cdslmd
16시 9분 40초 () 21200 252 synSmartLib cdslmd
16시 9분 40초 () synSmartIF 253 251 cdslmd
16시 9분 40초 () 26400 VERITIME synTiOpt cdslmd
16시 9분 40초 () 50000 50010 50110 cdslmd
16시 9분 40초 () 50200 cdslmd
16시 9분 40초 () cdslmd
16시 9분 40초 ()이 공급 업체의 증가 라인처럼 생각하고 행동에 대한 모든 특징 라인 cdslmd
16시 9분 40초 () cdslmd