소프트웨어 설계 사양 9

B

Bartart

Guest
안녕!

의 R & D에 동안 난 SoC를위한 소프트웨어의 설계 사양에 직면했다 작품, 난 및 SoC 시스템의 소프트웨어를 설명하기 위해 최선의 methodologie을 찾아야한다.

누구나) 어떻게 펌웨어 (FPGA를 부분 사이에 어떤 경험을 가지고 라인 maka 및 (클릭당 지불) softwere.

모든 링크 또는 아이디어를 환영합니다!감사 바트
Bartart에 의해 26 2003 21:19 9 일 수정일;에서 편집한 1 시간 총

 
안녕,
때, 우리의 생각을 가졌는데 우선 SoC 설계

시스템의 타이밍 제약 ..무엇이든지

그런 아버지로 반입할 cannot SWis 이루어 질
그리고 당신의 소프트웨어를 사용할 수있습니다 당신 flowcharts 맞춰 fucionality desribing the 아버지 ... 사용하는 소프트웨어에 대한 좀 주소 레지스터에 노출될 수있다.

 
SystemC를 잠재력을 잘 증명하고있다.

그것은 시스템에 대한) 실행 스펙을 위해 사용할 수있는 나) 합성에 대한 설명의 후속 상세.

-하는 개념에 대한 총체적 단일 언어 - 합성.

나 VHDL을 사용하지만 이런 이유로 SystemC를 배우는 중이에요.

the_penetratorŠ

 
SystemC를 트랜잭션 수준의 시뮬레이션을위한하지만 constraining에 대한 현실적인 안 좋은 타이밍이다.그뿐만 아니라 코딩의 오버헤드가 상당히.에서 SystemC를하기 위해서는 특수로 유용하게 생각하는 하드웨어 엔지니어와 소프트웨어 엔지니어는 RTL의 구문을 이해하려면 먼저 이해해야한다는 분석이다.이 현실성이되지 않습니다.

사용 전 C / C 를 모듈 수준의 시뮬레이션을위한 / 검증을 누른 SystemC를 위해 시스템 제어 신호와 버스 시뮬레이션을 사용합니다.타이밍 클로저에 관해서라면, 그것은 RTL를 떠날 것이다.

MGPC

 
내가 SystemC를 SoC를 시스템 설계에 사용하고있습니다.
은 RTL 수준에서 거래

 

Welcome to EDABoard.com

Sponsor

Back
Top