설계"PLL을

O

option318

Guest
누가, 어떻게 결정 LoopBandwidths PLL을 말해줄 수 있나요? 나한테 고맙다고 전해주시기 바랍니다.

 
루프 대역폭 여부를 귀하의 입력 잡음 또는 귀하의 VCO는 소음이 지배적이다 주도에 따라 결정되어야 / 10 입력 frequency.It 1 초과할 수없습니다.입력 노이즈를 위해 필요한 대역폭이 낮은 유지, 큰 대역폭을 잘라 필요합니다 VCO를 잡음.그래도 당신은 여전히 낮은 대역폭을 유지할 수있습니다 faster.I 빠르게 정착 루프 대역폭을 향상 기법을 사용하여 잠금을하면 논문에서 사용 가능한 참조하는 것이 좋습니다 것이 또 다른 요인은 잠금 시간입니다 PLL을거야.난 예뻐 good.You GE의 논문 Fuding가 귀하의 설계를위한 발견 참조할 수있습니다.amarnath

 
왜 대역폭이 1 미만을 선택해야합니다 / 10 입력 주파수 이상의 deepth 좀 알려주 시겠어요? 또는 당신이이 주제에 대해 어떤 의사가 필요합니까?

 
PLL은 continious 시간 체제로 때에만 우리도 유한 샘플링 효과를 가지고, 그래서 우리는 대역폭이 1 미만으로 유지하기 위해 필요한이 요구 사항 / 10 입력 주파수와 다른 요구 사항을 충족 approximated 수있는 안정성입니다.당신은 어떤 텍스트 책을 참조할 수있는 PLL을의 더 많은 정보를 동일에amarnath

 
첫째, 귀하의 PLL을 위해 사용에 따라 달라집니다?

 
하나의 수정 amarnath 무엇을 보도했다.루프 대역폭을 참조 주파수 1/10th 아닌 입력 주파수이다.레퍼런스 주파수를 어느 단계에서 검출기 입력과 피드백을 클럭의 위상을 비교 평가입니다.

 
설명 amarnath 주셔서 감사합니다.하지만 어떻게 GE의 논문 Fuding 찾을 수 있습니까?

 
그냥 검색 ""Google에 GE의 논문을 PLL을 fuding.amarnath

 
안녕하세요 amarnath,

Google에서 논문을하지 않았다.난 쿵푸 링크주지하시기 바랍니다.

 
option318 썼습니다 :

누가, 어떻게 결정 LoopBandwidths PLL을 말해줄 수 있나요? 나한테 고맙다고 전해주시기 바랍니다.
 

Welcome to EDABoard.com

Sponsor

Back
Top