설계"PLL을하는

J

jerryhuang

Guest
내가의 PLL의 설계, PLL을하는 방법의 대역폭을 확대하는 법을 배워야 해? 감사합니다

 
주요 구성 요소의 PLL 대역폭에 영향을 미칠 thwe 루프 필터입니다
U 설계를 할 때 루프 필터 U는 루프의 대역폭 reffernce 주파수를 통해 UR "linaer 근사치 유효 기간"을 사용하여보다 있는지 확인해야합니다

시뮬레이션을 U에 대한 thwe U PLL은 시스템 대역폭을 어느 단계의 반응을 얻을 수있는 단계를 사용하여 도메인에서 matlab에 시뮬레이션할 수있습니다.stabillty
또한, U 시간 도메인 그것을 시뮬레이션할 수있습니다khouly

 
덕분에, 난 않는 PLL이 대역폭을 더 질문이 있으시면, 빠른 자물쇠 - PLL은 시간? 그리고 어떻게 거기에 저항과 자본 모델처럼 모든 구성 요소가됩니다 루프 필터와 PLL을 시뮬레이션 matlab에 사용하는지도 몰랐어요 종지로 matlab에, 당신은 날 matlab에 예제, 아니면 그냥 루프 필터의 전달 함수 알아야 할 줄 수 있습니까?

 
네, PLL을 증가 PLL을 늘리거나 잠금 시간 감소의 속도 대역폭
matlab에 componnet의 필터 함수를 사용하여 전송 insted의 시뮬레이션에 대한 도메인 s "를하지만, 그것은"VCO를 모델 integrateor 곱한 값입니다 ablock 상수 "KVCO"

내가 도와 주길 바래요

khouly

 
큰 대역폭 또한 PLL은 귀하의 입력에서 더 많은 노이즈가 나타납니다을 의미합니다.
당신은 당신의 명세에 대한 지터 잠금 시간을 균형있습니다.또한 귀하의 대역폭을 가지고 귀하의 출력 주파수의 PLL을 달리하여 선형 근사와 함께 잘 작동하지 않을 수 작은 수 비교

 

및 u 낮은 jetter refernce 오실레이터를 사용할 수있습니다
뿐만 아니라 그것을 crystall "위상 잡음을 증폭의 위상 잡음과 곱한 값이 될 것이다"입니다 구분선 증가
너무 U와 타협의 PLL 루프 매개 변수에서 무엇이 필요 U 알고 있어야합니다

khouly

 
maianly 루프 필터의 대역폭에 의해 definded의 PLL의 대역폭이 있나요? 그래서 PLL이 대역폭 shuold refernce의 frequence보다 낮은 소음을 고려 수 있습니까?

 
내가 루프 대역폭 루프 대역폭을 낮추고 그리고 인수 범위를 suffers.this 높은 frequerny 구성 요소를 거부하여 VCO를 제어 전압 리플을 줄이기 위해 노력 pll.if U의 수집 범위를 결정하는 거라고 생각하기 때문에 주파수 범위 이는 PLL은 자물쇠 Win에 의해 결정됩니다 Wdiv "WLPF.

안부
Amarnath

 
의 PLL의 대역폭을 대략 ICP 구 * Kvco * R에 없는거 / 2 * 피 * N으로
여기서 ICP 구 충전 펌프의 전류, VCO를 Kvco의 이득입니다, 연구 2 명령을 루프 필터의 저항 값을입니다.N에 구분선의 비율입니다.

그래서 만약 당신이 대역폭을 확대하려면, 당신은 인민의 가치를 높일 수있습니다하지만 당신은 대역폭을 증가 cnanot가 너무 큽니다.그것은 보조 정리는 대역폭이 1 / 10 입력 주파수의 작은 있어야 불안하지 않도록하는 방법.

 
또한,에서 "위상 잡음을 증가 노이즈가 증가합니다"연구 증가

khouly

 
안녕!

나는이 문서가 당신이 도움이 될 바랍니다.

안부,
비제이
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
안녕!

나는이 문서가 당신이 도움이 될 바랍니다.

안부,
비제이
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 

Welcome to EDABoard.com

Sponsor

Back
Top