설계"LDO를

F

flying591

Guest
안녕하세요?

LDO를 회로에서, 난 그것에만 Resr.but 일부 가치에서 유일한 또한 극 변경 0 부 변경되지 생성됩니다 제로 변경해야 적혈구 침강 속도는 저항의 값을 변경할 수있습니다.뿐만 아니라, 변경 장대 상상의 일부이다.
왜??
이 극, 어떻게 보상을위한?
저 좀 도와 수있는 응답을 미리 감사합니다!

 
flying591 썼습니다 :

안녕하세요?LDO를 회로에서, 난 그것에만 Resr.but 일부 가치에서 유일한 또한 극 변경 0 부 변경되지 생성됩니다 제로 변경해야 적혈구 침강 속도는 저항의 값을 변경할 수있습니다.
뿐만 아니라, 변경 장대 상상의 일부이다.

왜??

이 극, 어떻게 보상을위한?

저 좀 도와 수있는 응답을 미리 감사합니다!
 
LvW 썼습니다 :flying591 썼습니다 :

안녕하세요?LDO를 회로에서, 난 그것에만 Resr.but 일부 가치에서 유일한 또한 극 변경 0 부 변경되지 생성됩니다 제로 변경해야 적혈구 침강 속도는 저항의 값을 변경할 수있습니다.
뿐만 아니라, 변경 장대 상상의 일부이다.

왜??

이 극, 어떻게 보상을위한?

저 좀 도와 수있는 응답을 미리 감사합니다!
 
안녕하세요 flying591,

불행히도, 난 HSPICE와 포텐차 분석도 익숙하지가 않아요.
하지만 난 사진을 resp 같아요.문제가 모든 기둥과 전체 회로의 제로부터 분석을 사용하여 표시됩니다 명확하지 않습니다 - 심지어 이외의 모든 가치를 지배 트랜지스터에 의해 유래.
뭐 간단한 맥 분석 실제 주파수 응답을 보여주는 지배적인 기둥과 제로의 효과에 대해서?난 그때 상황이 훨씬 명확하게되기를 바랍니다.
안부

 
LvW 썼습니다 :

안녕하세요 flying591,불행히도, 난 HSPICE와 포텐차 분석도 익숙하지가 않아요.

하지만 난 사진을 resp 같아요.
문제가 모든 기둥과 전체 회로의 제로부터 분석을 사용하여 표시됩니다 명확하지 않습니다 - 심지어 이외의 모든 가치를 지배 트랜지스터에 의해 유래.

뭐 간단한 맥 분석 실제 주파수 응답을 보여주는 지배적인 기둥과 제로의 효과에 대해서?
난 그때 상황이 훨씬 명확하게되기를 바랍니다.

안부
 
flying591 썼습니다 :그건 그렇고, 난 LDO 인의 위상 마진 시뮬레이션, 난 회로를 시뮬레이션할 수있습니다 원하는 회로 다이어그램에 표시된?
 
플라잉

당신의 회로를 보았다.난 당신의 모든 구석이 회로와 충분한 위상 마진을 확보에 심각한 문제를 갖고있을 것.높은 게인 세 가지 단계를 각각 장대를 생성합니다.

귀하의 시뮬레이션에서 외부 커패시터를 10u지만 그것을 변경할 수만큼 / - 50 %의 온도로 인해.자사의 가치 변화에 대한 확인하시기 바랍니다.

또한, 당신이 아이오와에 대한 모델은 /는 안정성과 회로의 성능에 큰 영향을 미칠 수도있습니다 PIN을 기생 필요합니다.

당신에게 행운을 비는

Sachin

 
하나의 단계를 사용하여 앰프 U의 안정적인 LDO를 얻을 것이다하다

 

Welcome to EDABoard.com

Sponsor

Back
Top