설계"CPLD의

G

Guest

Guest
안녕,

내가 자일링스는 곧 XC2C32 및 XC9536XL ()와에서 CPLD는 칩을 사용하는 시작하고 갈거야 그들에 대한 정보를 잠시 동안 발굴했다.마지막으로 WebPack 소프트웨어 (리눅스 버전), 편안하게 함께 얻을 설치 (도 하나의 디자인 syntesized)하지만 난 아직도 배우고있는 중이야 ....

내가 parraler 프로그래머가 이미 난 그냥 칩을 기다리고 있어요.

하지만 내 목표 - 내의 CMOS에 대한 대체 CPLD의 사용하는 논리 회로를 기반으로 계획입니다.대부분의 작은 PCB의 크기 그리고 CPLD의 전 / O를 고정 핀을 수동으로 될 수있는 추적을 단순화합니다.

내가 interefere 더 클래식 칩 (비교기 4xxx 시리즈) 아직 CPLD의 확인 싶습 니다만, 특별히 어려운해서는 안 그 I / O를 거기에 별도의 전압 공급 장치입니다.

하지만 난 결국 사전에 몇 가지 추가 부품을 구매해야 할 몇 가지 질문이있습니다 :

- 무슨 공급 전압을 허용 무엇입니까?ColdrunnerII의 사양 2V MAX는하지만 높은 V와 사용에 대해 뭐라고 어쨌든 (는 2.4V 예를 들어,)?윌 튀김이 순식간에?매우 낮은 클럭 (심지어는가?)

- 78L02 충분한 전력과 같은 브이 레귤레이터 될 것입니다 CPLD의?
(자사의 사양을보고 그것을해야한다)

- 자일링스 소프트웨어의 다양한 타이밍을 설정할 수있습니다 제약.내가 시계를 제공하고 이해할 수있는 일반 비동기 작업이 필요하지?

- 그냥 PLCC44 소켓에 대한 보편적인 장소와 PCB 보드했다.난 내 자신을 개발 할 계획 / CPLD의와 보드 실험.그 어떤 특별한 조언을?감사합니다와 감사,

라덱

 
는 2.4V 확인되어야합니다.이러한 CPLD는 탄력적인 부분입니다.그리고 그들은 그래서 난 그냥 해보라고하는데 비용이없습니다.

비동기 설계 또는 클럭 모듈이 필요하지 않습니다.

 
gliss 썼습니다 :

는 2.4V 확인되어야합니다.
이러한 CPLD는 탄력적인 부분입니다.
그리고 그들은 그래서 난 그냥 해보라고하는데 비용이없습니다.
 
만약 당신이 impliment에 시계가 있어야합니다 어떤 스토리지 기능, 즉 노력 플립 플롭

 
Iouri 썼습니다 :

만약 당신이 impliment에 시계가 있어야합니다 어떤 스토리지 기능, 즉 노력 플립 플롭
 
우리가 어떠한 출력, CPLD의과 함께 온 / FPGA를 모든 클럭 조심해 플립 플롭 RS 플립 퍼 클럭을 사용하거나 사용하여 옛날에이 문제와 같은 소스에서 처리되어야 할 수

 

Welcome to EDABoard.com

Sponsor

Back
Top