설계"ADC의

G

gaom9

Guest
안녕, 난, 제발 ADC를 디자인에 대해 몇 가지 질문이있습니다.
1.무엇 Msample의 매개 변수는 않습니다 / ADC를하거나 DAC는 디자인 maen, 제발 맞지?예를 들어, 70 Msample / s의
무엇이 매개 변수를 결정?거기에 그것 샘플 클럭 사이에 어떤 관계가 있나요?
2.어떻게 신호 대역폭에 맞게하시기 바랍니다 ADC가에서 앰프의 대역폭을 결정하는가?
예를 들어, 신호를 100MHz 대역폭, 무슨 큰 대역폭을 필요로하고 있나요?그리고 또 무엇을 그것 샘플 클럭 사이의 대역폭에 관계입니까?

감사합니다.
안부 인사!

 
* * * * 똥꼬 똥꼬

내게 성형 직장 냄새가

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="아주 행복한" border="0" />Msamples / = 백만원 샘플 초당들 - 그것 '속도'등급이다.
만약 내가 70 Msamples 샘플링 오전 / s 이상;
표본 사이의 1 / 70000000 = 1.42 x 10-8 시간.
--------------------
다른 질문이 ..여기 좀 봐 :
http://zone.ni.com/devzone/cda/tut/p/id/2709

 
, Maddogg6 주셔서 감사합니다.
제가 링크를 읽었습니다.
하지만 난 아직도 정확하게 이해하지 않습니다.샘플 레이트 샘플 클럭을 기반으로합니다.그들은 서로에게, 제발 동일합니까?
70 Msample 않는다 / s 이상 샘플 클럭 70MHz, 제발 건가요?

감사합니다!
안부 인사!

 
예 ..70MS / s 이상 샘플 클럭을 의미 70MHz에서 실행됩니다 ..

또한 ADC의 입력 대역폭을 입력의 정확성에 1 미만 / 2 LSB가와 어떤 ADC를 수있는 샘플의 최대 주파수를 의미합니다.

이것은 대역폭이나 네 13 / 2 * 샘플링 속도와 동일하지 않을 수도있습니다 ...하지만이 대역폭을해야한다 항상 큰 절반 이상이 ADC는 샘플링 속도.

 
아주 많이 fredflinstone 주셔서 감사합니다.안부 인사!

 

Welcome to EDABoard.com

Sponsor

Back
Top