설계"현재

B

brain79

Guest
내 아바타 난, 난이 회로를 공부하고 있었다,하지만 난 여전히 하나의 질문을 스스로 편견을 보여 현재의 거울이 얼마나 정확하게, 그것 estability에 온다 않습니다.

 
당신이 프로세스는 공급 전압에서 구동 뜻 이죠?당신의 정확한 의미를 얻을 수없습니다.

 
나는 내 정확한 질문은, 내가 내 자신에 전류 소스를 편파 차례입니다 죄송 해요, 무슨는, 정확히, 프로세스 estability에 와서 무엇입니까?

 
estability = 안정??

estabilty 무슨 뜻 이죠?
회로의 안정성이나 @ 어떻게하면 현재의 안정 된 거지?
그것은 여러 가지입니다!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="아주 행복한" border="0" />자세한 당신이 무엇을 요구하는 특정됩니다!

<img src="http://www.edaboard.com/images/smiles/icon_eek.gif" alt="충격" border="0" />
 
내가 현재의 자기 거울, 편견을 설정하는 방법은 현재 안정 된 거지?
나는 이것에 대해 논문을 읽고 있었다 그래도 제 질문은, 현재의 안정적인 betwen 켜져 무슨 hapens.

 
이 회로는 시동 회로를 추가해야합니다.
btw, 거기에 차이가 승 / NMOS의 내가있습니다
deltaVgs / R 스위치

 
현재의 거울 질문 - 질문 바로 현재와 동일 지점에서 왼쪽 crrent합니다.그리고 질문 - 질문 - R을 2 측쇄 다른 기능을 갖고있는 현재의 확인하십시오.당신은 두 개의 다른 함수의 출력 전류를 결정 알 수있는 정상적인 출력이 struction 현재는 안정적인 가치있다.
하지만 당신도 제로는 현재 안정적인 상태를 가지고이 자기 바이어스 구조를 알고 있어야합니다.만약 회로가 제로 미만의 현재 안정적인 상태로 작동 시동 회로가 필요 없어요 그래서 전원 공급 장치입니다.
'분석 및 아날로그 집적회로 설계 --- PRGray'좋은 explaination있다.

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />
 
나는 그것을 부트 스트랩 편견이라 할 수있다, 지금 생각하세요?3 분기 4 분기 현재의 거울이다, 1 분기 2 분기 현재 소스입니다.그들은 긍정적인 피드백 루프를 내장.거기에 두 개의 운영 점 (Iin = Iout), 영점 위치 (Iin = Iout = 0) 바람직하지입니다.왜냐하면이 루프 멀리 제로에서 자체적으로 운전 수 있지만 starup에 대해 걱정하지 마십시오.

 
시작 - 회로에 대해 얘기하고 있지만, 시작하더라도 회로 거기 과정에 있으며,이 과정이 안정이 될 것입니다?

또한, 시작 회로가 스스로 떨어져 제로 전류 미러를 편파 걸립니다, Iin = Iout = 0.żżżHOW??

 
내가 DC 회로의 종류 - 직류 칩을 보았다.시작 회로가 없으면, 그것은 여전히 잘 작동한다.
현재 연구의 가치에 depent입니다 Bangap 회로의 그것보다 나은 작품.

 
잘 일할 수 시동 회로, 그러나없이는 일반적으로 그것을 안정 좀 더 시간이 필요할 것이다.당신이 있는지 여부 프로젝트에서 귀하의 요구에 acorrding 시동 회로 설계를 선택할 수있을 것 같아요.

 
그게 노드 1 가정해 봅시다 가능성이 제로입니다.순간 장치, 즉 VDD 귀하의 하단에 레일과 GND로 귀하의 상단에 철도, 모두 3 분기와 4 분기에 대한 최대 전원 ON됩니다.

노드 1 다음 높은 잠재력을 가져옵니다.이러한 상황은 긍정적인 전압이 1 분기의 게이트에서 개발로 이어질 것입니다.따라서, 일단 그것은 두 개의 트랜지스터 1 분기와 2 분기에있을 것이며 결국에는 제로 노드를 1 위로 드라이브 전압 임계값보다 큰 가치에 도달합니다.

주기가 반복됩니다.

T는 Zul

 
오타, 그냥 1 분기와 3 분기와 4 분기와 반대로 질문 바꿉니다.실수에 대해 죄송합니다.

T는 Zul

 
다시 한번 오타에 죄송합니다, 그렇지 않을주기를하되 안정 지속 전류 첨부 시뮬레이션에 표시됩니다.

T는 Zul
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
내 생각엔 노드 1의 경우에는 높은 수준이다가 시작되지 않을 수있을 것 같아요.거기 노드 1에서 일부는 무료입니다 가정해 봅시다.그래서 높은 수준이다.최고에서, 당신은 회로 시작 추가할 수있습니다.회로 시작도 오히려 간단합니다.딱 몇 화장.

 
내 생각엔 노드 1의 경우에는 높은 수준이다가 시작되지 않을 수있을 것 같아요.거기 노드 1에서 일부는 무료입니다 가정해 봅시다.그래서 높은 수준이다.최고에서, 당신은 회로 시작 추가할 수있습니다.회로 시작도 오히려 간단합니다.딱 몇 화장.

 
그냥 일이 좀 더 확실하게 ....

언제 어떠한 전기 회로에서 특정, 과도 초기 전압과 전류가 매우 직류 분석 - 운영 시점에서 얻을 수있습니다 근처에 값을 얻을 후에 켜십시오.이것은 안정적인 요점은, 만약 여기서 아무것도 바뀌지 회로 유지 것입니다.

귀하의 회로와 문제는 그 두 가지 안정적인 동작 점 : 한 사람이 모든 전류가 0이되고 다른 하나의 방법 leebluer에 정의된있다 설명했다.

시동 회로 전류는 0이되고 모두 함께 지점을 운영하는 데 방지하는 데 사용됩니다.없다면 현재의 회로에 흐르는, 그런 경우에는, 특정 세력은 현재의 트랜지스터를 생각합니다 그것은 기본적으로 감지합니다.모든 전류가 제로가 되는게 더 이상 상황을 안정적으로 운영 요점은 이런식으로합니다.

회로를 누른 다음 다른 전기 회로 않으면 원하는 운영 지점을 접근한다.

안부

 
시동 회로의 임무는 현재 귀하의 회로를 0으로 할 때 현재가 아닌 모든 회로를 작동 전류 whent 주입하는 주입하는 것입니다.
그래서 당신은 "현재는"어떻게 할 말이 U 결정을해야합니다
a.you, 회로가 작동하거나 0으로 판단 사이의 전압 차이를 사용할 수있습니다
모든 노드에서 전압을 시뮬레이션하여 다른 시계와 하나의 시작 차이가 최대 입력 전압 선택
b.you 현재 U 설계 비교할 때 현재의 비교를 사용할 수있습니다

회로를 시작했을 때 ... 시동 회로를 주입 전류
제로하기 때문에 기본 회로에 전류가 근처에 작은, 그것은 GM이됩니다
그래서 시동 회로의 도메인 ... 어떤 임계값 후 회로 도메인 및 시작에서 가져다가 온다

그렇게 시작가 너무 약한 stong 수 없다면 ...
몇 가지 주요 회로를 안 시동 회로 것, 어쩌면 그들은 누설 전류를 사용하여 시작하지만,이 좋은 디자인은 매우 공정 depands되지 않습니다,
그리고 조심 포트를 다른 프로세스에 .. 필요 시뮬레이션

 
난이 회로의 실수가 있다고 생각 :
저항에 연결되어야합니다
소스 질문 대신 질문.맞죠?

 

Welcome to EDABoard.com

Sponsor

Back
Top