설계"코사인에는

G

Guest

Guest
내가 제기 코사인에는 FIR 필터를 작성하려면, 난 요소에서 롤, Matlab 시뮬레이션 순서에 의해 필터의 계수를 얻을 필요가 / 시뮬 링크합니다.

하지만 난 VHDL에 의해 필터 모듈을 코딩 어떤 생각을 가지고 있지 않습니다.

누가 좀 도와 줄래?
감사합니다

 
계수의 고정 지점 표현을 결정함으로써 시작을 누른 브람처럼 메모리에 넣어하여 필터링을 수행하기 inbuilt 자일링스 곱셈기를 사용합니다.자일링스의 배율로 18 비트의 각 다른 지역 해산물 증가 귀하의 고정된 비트 형식으로 최대 18 두길 바란다.

 
브이 썼습니다 :하지만 난 VHDL에 의해 필터 모듈을 코딩 어떤 생각을 가지고 있지 않습니다.

 
만약 그때 당신들이 고정 소수점 어떤 양자화해야 matlab에, 무엇을하게 됐는지에 coefficents 설정할 수있습니다 전나무의 IPCore 가지고있습니다.그럼 모든 게 끝났어!

yourelf면 어떻게해야하지!

 
이유는 자신의 입력 데이터 폭은 매우 작은 제기 코사인에는 FIR 필터에는 FIR 필터보다 일반적인 이상을 실현하기 쉽게됩니다.

예를 들어, 필터를 rcos BPSK 또는 QPSK 또는 밴드입니다, 입력 데이터 너비가 유일한 1bit입니다.그래서 필터 배율을 더 깨닫게 될 쉽습니다, 사실 mulitplier xor에만 작동합니다.

QAM의에 대한 입력 데이터가 아마도 더 넓은, 16QAM 2bit입니다. 원인 (폭, 당신), 64QAM 3bit입니다 - 모두 너무 넓게, 그래서 배율 IQ는 채널을위한 두 가지 필터가 필요 실현은 아주 쉽습니다.

필터 계수 데이터 너비를 여러분의 시스템 요구에 따라 달라집니다.일반적으로 10bit 충분하다.

 
당신에는 FIR 필터의 설계 방법을 참조할 수있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top