S
suria3
Guest
친구들,
현재 전 광 수신기 설계를 연구하고 있어요 Transimpedance 앰프의 구성 및 앰프 제한.내가 Transimpedance 완전 차동 증폭기 회로 설계, 거기에 차등 티아와 인형 TIA.Then 피드백의 출력을 때 그 다음 단계로가는 오프셋을 판 것을 제한 증폭기 계단식, 거기에 또 다른 블록 중 하나입니다 어떤 차동 증폭기의 여러 단계에 의한 취소 arised 오프셋 오프셋 소거 회로.내 질문은 여기에 그) TIA는 대전이 후 오프셋 Cancelation 회로 난 2가 필요) 라 후 수신기 시스템에 있거나 단지 라 단계 중 하나가 있어야합니다.어떤 오프셋을 제거하는 정확한 것입니다.여기에 가이드하시기 바랍니다.
감사합니다,
Suria
현재 전 광 수신기 설계를 연구하고 있어요 Transimpedance 앰프의 구성 및 앰프 제한.내가 Transimpedance 완전 차동 증폭기 회로 설계, 거기에 차등 티아와 인형 TIA.Then 피드백의 출력을 때 그 다음 단계로가는 오프셋을 판 것을 제한 증폭기 계단식, 거기에 또 다른 블록 중 하나입니다 어떤 차동 증폭기의 여러 단계에 의한 취소 arised 오프셋 오프셋 소거 회로.내 질문은 여기에 그) TIA는 대전이 후 오프셋 Cancelation 회로 난 2가 필요) 라 후 수신기 시스템에 있거나 단지 라 단계 중 하나가 있어야합니다.어떤 오프셋을 제거하는 정확한 것입니다.여기에 가이드하시기 바랍니다.
감사합니다,
Suria