설계"주파수

B

bigpop

Guest
아무도 나한테 주파수를 비교하는 방법을 설계하는 방법에 대한 몇 가지 조언을 줄 수 있습니까?
두 개의 입력 클럭 및 출력 로직 신호입니다.감사합니다

 
디지털 회로를 귀하의 필요에 도착할 수있습니다.어쩌면 두 콘덴서 2 개의 클럭에 의해 기소 비교의 두 입력합니다.

 
해결책 1) - 카운터 모두 클럭에 대한 수정 프로그램이 기간 동안 카운터 확인 "
해결책 2) - 2 DFF 확인 ", clks 시계, clockB있습니다.D 조 두 DFFs입니다 (clockA 및 clockB), imputsof 비교 두 모자의 QS 충전하자

 
누구 않는 모든 논문이나 책을 이런 목적을 위해 회로에 대해 아는 사람?

 
PLL은 대한 책을 찾아보십시오.어떤 위상 및 주파수 검출기는 단지 XOR 게이트를 사용하여 PLL을.

 
PLL은 일반적으로) 주파수 및 2 클럭 사이의 위상 차이를 비교하는 PFD (위상 주파수 탐지기를 사용합니다. 이것은 단순히 2 D 조 - 각 플립 시계와 D에 연결에 의해 발생 슬리퍼를 사용하여 수행됩니다 '1 '과 2 개의 출력 비치 샌들 anded 및 2 플립 퍼의 비동기 리셋에 연결되어있습니다. 이것은 회로에 좋은 주파수를 비교 될뿐 아니라 위상 비교기입니다, 그 경우에도 2 시계가 있지만 동일한 주파수를 갖고 출력을 줄 것이라고 의미를 다른 단계.

내가 만약 작동됩니다 (하지만). 디자인 2 카운터 서로 다른 클럭에 의해 구동 모르겠어요 (모두 카운터)와 동일한 크기가 다른 방법을 권해드립니다. 비교를 시작할 두 카운터를 재설 정할, 그럼 한 오버플로 카운터, 두 경우 모두 동일한 시계를 누른 다음 특정의 정확성과 같다있습니다, 두 카운터의 값을 확인합니다. 만약 아니라면, 그때 처음으로 넘쳐 더 높은 주파수 및 카운터 '가치의 차이를 당신은 상대적으로 주파수 차이를 줄 수있습니다.
더 나은 정확도를 들어 주어 출력을 더주기에 걸릴 큰 카운터지만 사용할 수있습니다.

 
전압 변환기 (각 클럭에 대한) 두 주파수를 사용할 수있습니다.짓은 좀 봐.622 바이폴라 및 MOS 아날로그 IC 디자인 "의"Grebene에 의해 주파수 전압 변환기를 설계했다.그러면 간단하게 두 개의 출력을 비교할 수있습니다.

 
만약 내가 두 CLK의 triggle 시작점을 찾을 수있을 것 같아요
, 그것을 해결할 수 및 그것에 대한 몇 가지 논리 않습니다.

 
전 몇 개월 전 같은 블록 않았다.난 다른 클럭 및 출력 로직 셀 참조로 한 데 사용됩니다.기본적으로, 그냥 카운터 및 combinational logics.you 필요한 건 당신이 그것을 세어 조심해야합니다.

실리콘 작동합니다.

 
사용의 PLL (위상) IC에서 고정 루프
내셔널 세미 컨덕터는 웹사이트를 체크 아웃

 
신문을위한 6 비트 기반 FM 수신보세요 ADC가 깜박입니다.
그것을 기반으로 비교 주파수를 사용합니다.
그것은 아무것도 있지만 경로 지연 요소가 FlipFlop.

또한 아날로그 ckt 할 수있습니다.데 다이오드와 MOS.그것을 기반으로 주파수 비교기 사용할 수있습니다.

 
임 또한 찾는 등.
그래서 가장거나 하나 보여 드릴까요?

 
간단한 예를 들면 다음과 같다 :
하면 불러 그들을 XOR 비슷한 두 정확히 신호가 다음의 출력은 0이 될 것이다.
U 사용할 수있는이 아이디어를 확장하는 주파수 비교기 확인하십시오.

 
글쎄, 어떤 칩을 가지고 주파수 및 전압 비교기 구축하고 싶습니다.

 
bigpop 썼습니다 :

아무도 나한테 주파수를 비교하는 방법을 설계하는 방법에 대한 몇 가지 조언을 줄 수 있습니까?

두 개의 입력 클럭 및 출력 로직 신호입니다.
감사합니다
 

Welcome to EDABoard.com

Sponsor

Back
Top