Z
zhiling0229
Guest
안녕하세요 여러분,
난 당신의 도움이 필요합니다.사실의 FPGA에 대한 오류 격리 작업을 해요.
나는 실패를 발견 수 있었다 전기 분석 드라이 버나 멀티플렉서 (Circuit.jpg)의 논리가 0이 아닌 1 갇혀 있었던 운전에 의한했다.
제가 드라이버를 비활성화할 수있었습니다.희망이 있음을 때 다른 드라이버에서이 주식을 그것을 제로로 세워 놓지 않은 거지 같은 줄에 전송.
하지만 난 그 운전사 라인을 공유 회선에 연결 괜찮습니다 아주 멀지 결론을하지 못했습니다.나는 문제가 드라이버 브리지 근처에서 VSS에 사소한 그것을 버퍼로 드라이버를 충분히 작은 브리지 극복하기 위해 강력한 줄 수있는 것을 본적이되지 않을 수도 모르겠어요.
제가 여부 멀티플렉서 또는 드라이버를 잘못 고립을 수행할 수있는 다른 방법입니다.
5까지 확산에서 특정 지역의 범위, 폴리, 금속 1에 대한 전체 디자인입니다.제발 아무도, 당신은 어떻게 진행하는 몇 가지 아이디어를 제공할 수있습니다.종류 여기 desprate.
<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="우는 또는 아주 슬픈" border="0" />
<img src="http://images.elektroda.net/79_1197416071_thumb.jpg" border="0" alt="Please Help. I need some ideas to isolate this problem " title="제발 도와주세요. 저는이 문제를 격리 몇 가지 아이디어가 필요하다 : ("/>미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다
난 당신의 도움이 필요합니다.사실의 FPGA에 대한 오류 격리 작업을 해요.
나는 실패를 발견 수 있었다 전기 분석 드라이 버나 멀티플렉서 (Circuit.jpg)의 논리가 0이 아닌 1 갇혀 있었던 운전에 의한했다.
제가 드라이버를 비활성화할 수있었습니다.희망이 있음을 때 다른 드라이버에서이 주식을 그것을 제로로 세워 놓지 않은 거지 같은 줄에 전송.
하지만 난 그 운전사 라인을 공유 회선에 연결 괜찮습니다 아주 멀지 결론을하지 못했습니다.나는 문제가 드라이버 브리지 근처에서 VSS에 사소한 그것을 버퍼로 드라이버를 충분히 작은 브리지 극복하기 위해 강력한 줄 수있는 것을 본적이되지 않을 수도 모르겠어요.
제가 여부 멀티플렉서 또는 드라이버를 잘못 고립을 수행할 수있는 다른 방법입니다.
5까지 확산에서 특정 지역의 범위, 폴리, 금속 1에 대한 전체 디자인입니다.제발 아무도, 당신은 어떻게 진행하는 몇 가지 아이디어를 제공할 수있습니다.종류 여기 desprate.
<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="우는 또는 아주 슬픈" border="0" />
<img src="http://images.elektroda.net/79_1197416071_thumb.jpg" border="0" alt="Please Help. I need some ideas to isolate this problem " title="제발 도와주세요. 저는이 문제를 격리 몇 가지 아이디어가 필요하다 : ("/>미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다