설계"에

P

peter_hawk

Guest
나 싱글 엔드 앰프에 차등을 설계합니다.
입력 : 0 ~ VDD 풀 스윙을 500MHz 이하 사인파 (VDD = 2.7V에서, 0.5um의 CMOS 기술)
다음과 같은 회로로합니다.
내 질문에 출력 50 % 듀티 사이클에서되지 않습니다
누구 좀 조언을 줄 수있다.

 
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
반전의 크기 등의 변경하려고 0.5/20
그리고 풀 스윙 오파 (2 단계)를 사용하여

 

Welcome to EDABoard.com

Sponsor

Back
Top