설계"방법

J

jiachang

Guest
내가 238nA 상수 모자 전류 주위를 생성 cascode 전류 미러를 사용.충전.
하지만 난 항상 = 233nA에 242nA varation Iout 기간 충전 중에있어.
어떻게 Iout 상수를 보호할 수 있습니까?

감사합니다

 
안녕하세요 jiachang,
그것은 매우 정확하게 복제에 대한 cascode 거울을 사용하는 것이 좋다. 비록 미약한 차이 VDS에서은 diff 예정이다 실제와 그것을 어떤 경우에 주목할 수있습니다 (또는 유한 조합 임피던스) 미러.더 많은 스택과 cascode 것 ( "2) 작전을 곱하면 수있습니다.따라서 저항의 차이를 데리고

추신 : 만약 공급 전압. 와이드 그네 CASCODE U 도움이 될 제약 조건입니다.올린날짜 4 분 후 :Jiachang,
당신은 이상과 같은 요인에 의해) (도 승 패를 사용할 수 있지만 동일한 승 유지 / 패 비율이 그렇게 찍기 저항이 증가합니다.

 
당신은 "이 종이 -----" 디자인 고등 PSRR의 CMOS BANDGAP 전압 레퍼런스의 최적화를 참조할 수있습니다.

시도.

 
jichang U 승 다를 수있습니다 / 난 비율을 먼저 it.one 중요한 제안을 활성 loads.since 통해 UR 등 낮은 값은 제가 현재 .. 입력에서했던 U를 사용하여 앰프의 활성은 diff로드하는 것이 좋습니다 것이라고위한 loking 사용합니다 봤어?하면 불러 그렇게하지 않았다면 그것을 어떻게 더 나은 결과를 얻을 수있습니다 it.u보십시오.

 

Welcome to EDABoard.com

Sponsor

Back
Top