설계"뭘

M

makanaky

Guest
안녕,

난 디지털 디자인에 새로운 오전 ....난 그냥 어떤 단계를 내 회로에 대한 VHDL 코드를 작성하기 위해서는 이후의 FPGA에 구현하는 데 필요한 알고 싶어 ..

또한, 만약 내가 이러한 단계를 수행하는 방법을 어떻게 배울 수있는 알고 싶어요 1 또는 2 일 때문에 내 프로젝트에 대한 간단한 회로 구현시

미리 감사드립니다

 
그것은 매우 간단하게 프로그래밍처럼.

후에 당신은 당신이 그것을 합성 HDL을 작성 후 같은 방법으로 당신이 그것을 컴파일 C 프로그램, wirte.그것을 게이트로 변환이 경우 레벨 Netlist 대신 기계 수준의 지침.

이것은 여러 가지 방법으로 수행할 수있습니다.만약 당신이 프로젝트를 누른 / 알테라 등 그 어떤 도구를 쉽게 얻을 수 없었처럼 자일링스 FPGA 벤더의 무료 도구를 얻을 FPGA를 사용하고있습니다.

만약 당신이 ASIC을 설계하고 어떤 경우 1 / 2 일도 아니 원격으로 충분합니다.당신은 어떤 고체 상용 도구가 필요하게 될 겁니다.당신이 및 설계 도구의 완전한 세트는 무료입니다 얼라이언스의 CAD 데이터 도구를 시도할 수있습니다 VHDL을 사용하여 이후에.

그래서 귀하의 질문에 대답하려면 다음 단계를 신디사이저와 HDL을 합성된다.만약 당신이 마음에서 뭔가 구체적인 필요에 따라 우리가 그렇게 대답할 수 forumers 알려주시기 바랍니다.

자일링스의 FPGA 경우 다음 얻는 자유 자일링스 WebPack 관두 (를) 알테라 FPGA를위한 rtus.다른 공급 업체에 대한 생각 잘 모르겠습니다.이러한 도구를 많이 와서 설명서의 많은 너무나 기본적인 튜토리얼을 통해 이동하십시오.

 
만약 당신이 다음 (그것을)를 무료로 제안 kishore2k4 자일링스는 ISE WebPACK 설치할 수있는 작은 현대 자일링스의 FPGA를 사용하는 경우 :
http://www.xilinx.com/ise/logic_design_prod/webpack.htm

여기를 생성하고 자일링스는 ISE 프로젝트 탐색기에서 프로젝트를 건물 내 퀵 가이드가 :
ftopic216154.html # 754738

 

Welcome to EDABoard.com

Sponsor

Back
Top