설계"모자에

A

Aravind_tucson

Guest
우리 ckt 커패시터 ... 내가 어딘가 정리 thevinins 모든 선형 ckt에 대한 .. 사용할 수로 구성된 thevinize 읽을 수 있습니까
아니면 누군가가 어떻게 RC로드 .. 전체 최종 전압이 RC ckt belo 해결을 설명할 수

 
미안하지만, 당신이 첨부 파일을 보려면 로그인이 필요합니다

 
정리 Thevin 때 더 순수 sinuoidal 입력 신호와 함께 일하고, 그렇지 않으면 연산이 많이 필요할 것이다 변환에 유용합니다.
당신이 어떤 방법으로이 회로에 당신은 S 귀하의 분석을 수행한다 Thevinin로 도메인을 사용하여 해결할 필요가 다음과 같습니다 :
1) 계산 Vth없습니다로드에서 Vout 다음과 같다 :
Vth = Viin * (R1 / / (1/sC1)) / (R1 / / (1/sC1) 1/sC2);에 C1 = 9u, C2를 =의 1U
빈 = 10 / 단위 라플라스 함수를 10 단계로 요소를 곱한의 변화들.
2) 계산 Zth 출력 임피던스 입력하면 소스 단락 회로로 대체됩니다있다.
Zth = R1 / / (1/sCeq), CEQ =에 C1 C2 상태

로드할 수없는 경우에는 출력 단자 후 출력 전압 Vth와 동등해질 것이다 연결되어있습니다.만약 그때 부하에 연결되어있습니다 :
Vout = Vth * ZL / (ZL Zth)

마지막으로, 당신은 역 라플라스 변환을 수행할 시간을 출력 doman을해야합니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top