설계"루프

M

mike_bihan

Guest
우리가 시뮬레이션됩니다 루프 이득 위상 폐쇄 루프의 마진을 찾기 위해, 우리는 사실입니다

약화 루프 시뮬레이션.

작전 이후 루프 앰프가 안정 상태에 도달 루프, 자사의 이득을 크게 줄일 수는 아마 자사의 출력을 줬어요.루프가 훨씬 더 안정적으로 보인다.이거 진짜인가요?

우리가 어떻게이 문제를 접근?

감사합니다

 
조합의 이득 증폭기 실거예요 루프도 감소됩니다.여부 루프 또는 안정적으로 안정된 상태에 의해 결정됩니다 아니다 (진폭 및 위상 루프 이득), 작전이 아니라 이득 증폭기.

 
루프 이득 얻을 때 몇 가지 단계를 여백 테스트 약한 것입니다.

마찬가지로 지금까지 연산 증폭기 걱정이다, 이득 자사의 제품 및 대역폭입니다
회로에 의해 결정됩니다.

 
lunren 썼습니다 :

조합의 이득 증폭기 실거예요 루프도 감소됩니다.
여부 루프 또는 안정적으로 안정된 상태에 의해 결정됩니다 아니다 (진폭 및 위상 루프 이득), 작전이 아니라 이득 증폭기.
 
아마도 출력 전압 ICMR에없습니다
일부 MOS 선형 영역에서 긍정적인 피드백을 할 때 같은 출력을 넣어 작동하는 OP는 증폭기의 개방형 루프 이득이 단축됩니다.

 
안녕하세요 mike_bihan,

할 때 피드백 회로를 분석, 피드백 네트워크의 부하 효과를 오픈 루프 응답의 계산에 포함되어야합니다.피드백 네트워크를 모두 입력 및 개방형 루프 전송 함수의 출력에 영향을 미칩니다.이것은 쉽게 입력에 피드백을 억제 출력에서 자사의 부하 효과를보고, 그리고 반대로 입력 것으로 간주됩니다.
이것은 잘 SEEC 시리즈 oooold 도서에 (제가 볼륨 5) 추측과 회색 - Searle,이 책은 분명하지만, 거기에 다른 문헌에 있어야합니다 설명되어있습니다.피드백 회로의 4 개의 토폴로지를 찾습니다.
안부

부터 Z

 

Welcome to EDABoard.com

Sponsor

Back
Top