설계"듀티

S

staric

Guest
그것은 dcdc의 PWM 부스트입니다.언제 빈 "은 3V로, F = 500kHz, Iload"300mA, 듀티 사이클을 변화 다를 수있습니다.시간에 스위치 장치를주기에 60 %, 그리고 또 다른 사이클 시간에 85 % 이상입니다.하지만 빈 증가 또는 Iload 작은 경우, 또는 F 높습니다.파형의 표준입니다.무슨 일이 회로에 무엇입니까?어떤 것은이 차이로 이어질 수 있습니까?감사합니다.난 (연구 가치 또는 C 값) 보정 값을 변경할 수 있지만, 소용됩니다.

 
내 의견 : 저기는 전환 비율은 남 (D 조) = 승 / VG 만드는 몇 가지 전도 손실은 더 이상 주변 1 / (1 - D를 할 때 D 조 1에 가까운)입니다.

애썼는데 : 인덕터 시리즈 향상 입술 소리
남 (D 조) = 승 / VG = [1 / (1 - D)를] [1 / (1 소리 / 얘 / (1 - D)를 ^ 2)]

만약 당신이 음모에 남 대 패, 거기 승 / 당신이 원하는대로 VG 수 있도록 두 가지 의무 비율이 솔루션입니다.귀하의 컨트롤러가 높은 게인이 / 대역폭, 이러한 두 가지 솔루션을 사이에 진동 수도있습니다.만약 당신이 천천히로드 진입로 또는 입력 전압이 서서히 감소 VG,이 진동 없어질 것입니다.

 
당신의 MOSFET의 출력 주파수를 확인 했어요?가??주요 참여자와 같은 장치의 듀티 사이클에 MOSFET을합니다 ...만약 동일 모델 및 공급 업체 중 하나입니다 MOSFET을 확인 ...각 구성 요소의 전기적 특성을 .... 당으로서 서로 다른 반응을하고있다모든 구성 요소가 동일한 경우, 두 번째 경우에는 최초의 MOSFET을 swaping하려고 할 때 ...회로의 반응을 관찰 ...swaping MOSFET의 경우 다음 인덕터 다음 PWM을 귀하의 옵토 커플러를 평가하려고 큰 변화가 없다는 ...나는 실패를 구성 요소 수준에서 발생하는 것 같아요 ...또한 피드를 다시 확인해보십시오.당신은 SMD 디바이스를 사용하는 경우 구성 요소에 대한 해킹 확인하려고 할 때 ...구성 요소의 레벨 테스트에서, 이미 귀하의 출력에 영향을 미칠 수있는 많은 요소가됩니다.

안부 인사,

anun

 
듀티 사이클 때 높은 부하 전류와 낮은 전압의 대형 선을 발견했다.인덕터의 전류 파형의 듀티 사이클을 올리는 것입니다.출력 전압을 작게하면, 파형의 정상적인 설정됩니다.난 그것을 설명할 수없습니다.내가 슬로프 보상을 충분히 아니라고 생각했다.하지만 슬로프 보상이 충분하지 않아, 조명 부하 전류 비정상적인 일이 발생하는 것입니다.자, 조명 부하 전류도 정상입니다.그래서 다른 답변 수있습니다.아무도 말해 줄 수 있습니까?
그리고 난 슬로프 보상 및 부하 전류 사이의 관계를 알고 싶어요.

 

Welcome to EDABoard.com

Sponsor

Back
Top