설계"누구

F

freewilly30

Guest
안녕하세요 모두들
누구 PLZ Mii에 위시본 인터페이스에 대한 정보를 가지고
FPGA를 어떻게 그것을 구현할 수있습니다
미리 들으

 
U 무엇인지 설명 Mii 주실래요?내 지식을 위시본 그들을 onchip 버스이며, 다른 장치에 인터페이스 장치뿐만 아니라 onchip 버스가 달려있다, 그래 U 게이트의 숫자에 따라 사용량의 FPGA에 버스를 포함한 장치 전체를 구현할 수

 
MII Ethernet 통신을위한 인터페이스입니다.일반적인 이더넷에서는, 당신은 2 섹션의 MAC 및 PHY가있다.의 MAC 모든 논리의 처리 (패킷을 수신) 보내 드리고있습니다.프로세서와 PHY가 사이에 인터페이스입니다.물리적 신호를 자체적으로 알아서 PHY가.및 자동 협상과 같은 것들.프로토콜의 MAC 및 PHY 사이의 사용 시간 이내 MII (또는 가끔 SMII).

위시본 버스 아키텍처입니다.이 경우에는 대개 프로세서와 Mac 사이에 사용됩니다.

뭐 아마도 meen 위시본 인터페이스의 MAC (이 opencores.org 가능)입니다.이 경우, 잘 opencores 워드 프로세서에서 사용할 수에 설명되어있습니다.위시본 사양도 여기에있습니다.

만약 당신과 함께 인터페이스에, 당신은 위시본 인터페이스 또는 위시본에 어떤 버스 아키텍처의 다리 (예 : OPB - 위시본, 출시된 AMBA - 위시본, ...와 프로세서를 가지고해야합니다)

 
www.opencore.org 보면, 몇 가지 유용한 정보를 찾을 수있습니다.

 
그럼 MII와 whisbone 인터페이스를 어디에 그들은 맥 각 모듈에 의해 sperated 다른 관련이있습니다

 

Welcome to EDABoard.com

Sponsor

Back
Top