설계에 대해 2009년 5월 31일 3:36 이상한 질문

G

gaom9

Guest
안녕,
난 Δ에
1.2G - 1.4G에 대한 응용 프로그램 - Σ 부분 - N으로 주파수 신시 사이저 일하고있습니다.이 전에는, 2.4G에 대한 주파수 신디사이저가 완료 - 2.7G 응용 프로그램과 그것을 잘 작동한다.그러나 나는 VCO가 디자인에 대해서는 이전에 부합하지 않은 이상한 질문이 새로운 주파수 신시 사이저 만난 완성된 디자인을 기반으로 한.
주파수 신시 사이저
1.2G - 1.4G에서는, VCO가
8 밴드로 3 - 비트 커패시턴스 배열로 구분됩니다.이 VCO가의 PSS를 결과로 그 효과가 포함되어있습니다 커패시턴스 부하에 따라 표시됩니다.

000 1.16G - 1.246G
001 1.182G - 1.273G
010 1.205G - 1.302G
011 1.23G - 1.333G
100 1.256G - 1.365G
101 1.284G 1.401G
110 1.314G - 1.439G
111 1.346G - 1.481G

그리고 위상 잡음 -129dBc/Hz입니다 (시)는 1MHz 오프셋.난이 VCO가 작동이 잘 생각하고 내가의 PLL (이 PLL을 구조했다 마친 한 전에만 필터 및 VCO가 변경)와 1.3GHz 주파수를 설정하기 위해 테스트를 기반으로합니다.첫째, 난 100 VCO가 밴드를 선택하지만 난
PLL은 고정되지 않을 수 있고, 그것의 제어 전압을 발견 0.2V 근처로 떨어졌다, 그때 나는 다른 밴드를 시도하고 잠글 수
010 밴드에서 찾을 수 (제어 전압
1월 1일입니다 브이, VDD 그것은 1.8V)입니다.다른 테스트 주파수 Tring 후, 나는 그 VCO가 the PLL은 시스템의 PSS를 결과보다 훨씬 더 높은 주파수 영역에 대한 결론을 가지고 일했다.내가 VCO가 별도로, 트란 시뮬레이션을 연출했고 그걸 경호실 결과로, PLL은 시스템은 같은 작품을 찾을 수없습니다.그리고 나서 그것에 이상적 VCO가 작성한 Verilog - 한 (1.256G - 1.365G)를 추가, 1.3G에서 자물쇠 수있습니다.
이상한 질문은 무엇입니까!아무도 전에 만족합니까?왜?

감사합니다!
안부 인사!

 
안녕,
내가이 질문을 해결했다.
아모스 tsmc018rf에는 두 종류의 모델에서 뚜껑을하는 애플 리케이션을위한 하나의 작은 var 모자이고, 다른 대형 var 모자를 신청합니다.
주파수 신시 사이저 2.4G - 2.7G 있음, 전 작은 하나의 사용, 그리고 그것을
잘 작동한다.하지만 때 1.2G - 1.4G 지역, var 모자를 필요로 많이, 그리고이 작은 var 캡은 물론 시스템에 별도로 시뮬레이션에서
잘 작동하지 않을 수 있지만 큽니다.일부는 내가 큰 종류로 변경하고, 시스템에서 잘 작동합니다.
이 모델의 작은 종류를 사용할 때 큰 종류를 사용할 때 표시되지 않습니다.

호프 도움.

안부 인사!

 

Welcome to EDABoard.com

Sponsor

Back
Top