상업 Verilog 시뮬레이터 2002 15:48십니까?

F

frankta

Guest
<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="질문" border="0" />안녕하세요, 거기에 누구는 최고의 상업 Verilog 시뮬레이터 무엇입니까? 거기 Verilog 시뮬레이터에 대한 어떤 기준인지 알아? 난 결국
내 evalute을 manager.Any 제안하여 Verilog 시뮬레이터를 선택 정말 apreciated 될 질문을 받았다.

 
은 RTL 시뮬레이션의 용어와 ncverilog 두 vcs 파에있을 것이지만, 게이트 수준에 오면, vcs 놓고 약간의 가장자리했을 ncverilog.

 
노스캐롤라 - Verilog!Verilog - XL에
비해 훨씬 더 빠르게.

 
내 의견에 대한 :
정확도 - Verilog - XL에
속도 - 노스캐롤라 - Verilog, VCS

 
frankta 썼습니다 :

<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="질문" border="0" />

안녕하세요, 거기에 누구는 최고의 상업 Verilog 시뮬레이터 무엇입니까? 거기 Verilog 시뮬레이터에 대한 어떤 기준인지 알아? 난 결국 내 evalute을 manager.Any 제안하여 Verilog 시뮬레이터를 선택 정말 apreciated 될 질문을 받았다.
 
<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="미소" border="0" />

케이던스 Verilog -
HDL을 코딩의 초기 단계로 XL에 어울리 네요.동안 시뮬레이션을 실행하기 때문에 의미있는 메시지를 많이 제공하고있습니다.(그리고 Verilog - XL -
시리얼 a 통역, 그것을 쉽게 사용할 수있습니다.)

케이던스 노스캐롤라 - 시뮬레이션 또는 Synopsys의 VCS들은 모두 컴파일 성능 / 시뮬레이션 실행 시간과 메모리 사용량을 주장하고있다.그들은 다음 컴파일하면 시뮬레이션을 실행할 수있습니다.그래서 그것은 회귀 테스트를하는 동안 시간이 절약됩니다.

지난 주 (9 월 6), Synopsys의 인수가 공동 - 설계 자동화, 한 사람 Superlog 언어 기부 (그리고 지금 SystemVerilog라는; 당신 Verilog로 소요될 수있습니다 ).
그래서 아마 Synopsys는 다음 달 안에 많이 진출하게됩니다!

<img src="http://www.edaboard.com/images/smiles/icon_surprised.gif" alt="놀랐나" border="0" />추신 :
시뮬레이션을 할 경우 높은 레버에서처럼 (현재 Verilog 행동 구조를보다 높은), 그러면 나는 당신에게서 많은 걸 얻을 것 SystemVerilog 뜻.

 
Fintronic (FinSim)은 빠른, 아마 최고의 하나입니다.
하지만 아주 사용자 - 비우.

 
내가 VerilogXL, NCverilog, ModelSim의 일부가 experence

이 노스캐롤라 - Verilog 빠른 시뮬레이터입니다

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="차가운" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top