-"빨리 카운터

A

Aymen

Guest
아무도 방법을 매우 빨리 디자인 다운 카운터 말해줄 수 있나요?올린날짜 8 분 후 :7 비트 전용

 
귀하의 항의 속도가 가장 긴 경로 및 기술의 최대 빗 지연에 너무 의존한다.

 
이 카운터가 521 MHz 이상을 유지해야합니다 ...
그게 가능 한가?

 
7 비트 추가 / 서브 521mhz @ .. 가능한 90nm 공정 또는 0.13과 함께 shud ...

 
인용구 :

7 비트 추가 / 서브 521mhz @ .. 가능한 90nm 공정 또는 0.13과 함께 shud ...
 
난 합성 가능한 521 Mhz에 .. @ 7 BT는 updown 카운터 수 shud 대요경우 .13 u 또는 작은 프로세스를 사용합니다.havent 혼자 생각했는데

 
내가 동의 whizkid
매우 높은 fequency 칩, 그것은 아날로그 방식과 디자인 쉽습니다.
합성 방법은 매우 귀하의 설계를 할 때 매우 크다 어렵습니다.

 
나는 그것이 매우 프로그램 카운터 (비트 2) 구현, 그 1,2,3,4 수있습니다 구분선, 그리고 출력 클럭 듀티 사이클이 힘들었을 꺼인지 알아냈다면 50 % 960MHz.Because 위해 내가해야 0.09nm 공정이다 모두 posedge 및 negedge 사용할 수있습니다.이완에 대한 - 30ps.

 

Welcome to EDABoard.com

Sponsor

Back
Top