비교기 히스테리 시스를 사용하여 내부

C

ccw27

Guest
안녕하세요,

POR하는 방법에 대한 내부 hystersis과 비교을 설계?구분선에서 저항하고 다른 BGR과 입력 1.구분선 가정 저항 BGR가 부정 입력 및 입력이 긍정적.

집합에 대한 임계값 무엇을 당신이 긍정적인 가치가해야합니까?POR 마에 대한 임계값을 부정하는 걱정에 관한 당신은?

감사

 
부정 임계값가 떨어지 것이다 트리거를 다시 시작하면 VDD가 포 결정할 때.
당신은 그들의 애플 리케이션 노트 수있는 모습으로 맥심의 사이트에 하나의 그것에 대한 이야기.
예를 들면 :
리셋을하면 10 VDD가는 아래 VDD -해야 POR % 트리거 생성 다시.이 리셋 임계값을 긍정적인 체류 십자가하지 않습니다 적용된까지 VDD가.일단 긍정적인 문턱이 제거됩니다 건너, 신청 남아 재설정 아직도 그때는 특정 기간 말과 150ms.모두가 다시 낮은 가고 주제하지 않습니다 VDD는 조건등록일 분 후에 7 :당신은 맥심에서 다음을 통해 갈 수있는 메모 응용 프로그램.
미안하지만, 당신은 첨부 파일이 필요합니다 보려면 로그인을에

 
안녕하세요,

지금 내 비교 형을 사용하여 푸쉬 - 끌어 오기 전 전압을 공급 발견 밖으로 동안과 온도 코너 출력 하에서 특정에서 그 고장이 발생 시작 진입로 때 내가.나는 비교를 히스테리 시스를 사용하는 얘기를 들었 그래서 고장이 제거하는 것이 좋아.윌 히스테리 시스의 비교 작업을합니까?내 리셋 임계값은 1.3V에서 설정되며 전 전압을 공급 일하고 아래 1.8V.내 포 유일한 도메인입니다 용 아날로그 사용할 수 있습니다.

그래서 제약하에이, 곧 긍정적인 1.3V 임계값에해야 설정할 수 있습니까?그리고 히스테리 시스의 비교를 시작할 것입니다하는 동안 출력 결함을 자동으로 방지.그런다고뿐 아니라 1.3V에서 부정적인 한계를 이해하게 설정할 수 있습니까?

감사

 
아니, donot하시기 바랍니다 그렇게 해.목표의 hystersis 기본 분실
에 대한 생성 포 역시 뭔가를해야만 당신, 휴식 펄스를 한번 1.3V VDD가 crrosses 분명 제가 아니에요.시간 stabalized하고있다 stabalised 전압까지 공급 사용한 경우에 대한 있어야 할것이 pilse는 마이크로 프로세서,하는 데 필요한 데이터가이 시계도해야되고 하셨읍니다로드.
재설정 분 회로를 아래되면 공급해야 하나 포 그런 것이 좋아.%를 - 10 VDD 필요한 사용 즉 1.62를 우리가.
위치 u 개 VDD 저항 부서의 일을하고 비교에 입력으로 하나 그것을 먹이거나 u대로 입력 VDD 먹이를 직접.
내가 1.6V 1.62V 수에게 임계값 근처 것이 선호하는 긍정적인 한계를 할 부정하고 1.75V에 1.7V.
애플 리케이션 노트는 내가 문턱을 부정하고있어 긍정적인 결정에 올린 것이 확실히 도움이 u를.
설계하면 POR u는 논문을 통과 다른 수도 싶어 난

 
네 디자인 POR 서류에 대한 자세한하시기 바랍니다 게시할 수 있습니다.

기본적으로 내 비교 전압 bandgap의 입력을 필요에서 저항 분배기와.
그렇게 우리의 요구 사항, 1.3V 공급에 도달할 때까지으로 재설정 낮은 후에 간다 포.내가 문턱을 재설정됩니다 것에 대해 변경.그래서 제 다른 질문) 여부 아래 참조 히스테리 시스 될 제거 (시동 고장 난 점점 오전 중에.

무슨 u 참조하십시오 (램프를 Vdd 0 - 1.8V) 포, 출력 및 입력 단자에 비교 (저항 분배기와 bandgap).

감사
미안하지만, 당신은 첨부 파일이 필요합니다 보려면 로그인을에

 
아래 중 하나의 사실로서 현재의 디자인과 같은 스틱 내가 할 수 막에 내 슈미트 트리거.그러나 나는 확실히 아니라고이 어떻게 회로 작동합니다.해줄 사람이 방정식을 제공하는 분석하여 설명을하고 또한 크기가 임계값 트랜지스터가 부정을 달성 긍정적이고?

죄송하지만 지금은 책을 베이커가 안했습니다.

감사
미안하지만, 당신은 첨부 파일이 필요합니다 보려면 로그인을에

 
친애하는 ccw27,
난 링크를 다음의 서류 일부를 게시
http://www.edaboard.com/viewtopic.php?p=420570 # 420570등록일 분 후에 17 :schmitt.jpg 위해 무화과.
1.0 = 고려 Vout = VDD를 자동차 등록 번호를
M1 및 M2는가에 벗어 M3.
아래로 빈 증가 M1은 M3의 원천에서 전압을 당겨 돌려 시작합니다.언제 빈 = Vth2 Vs2 M2는 M3가 꺼져을 켜지 떨어지는 터닝 출력 및.
M1을 때 이것을 통해서 현재의 시점과 M3는 동일합니다.
동일시 2 조류와 포인트를 얻을 스위칭 중 하나를 네.경우에 따라 서로 같은 thw.
Vtrigger (llow 높은에서 출력) =의 V1
(승 / 패) 1 = [(Vdd -의 V1) / (의 V1 - Vthn)] * (패 승 / 3)
Vtrigger (오름차순에서 출력) = V2의
(승 / 패) 5 = [(V2의) / (VDD - V2의 - Vthp)] * (패 승 /) 6

1부터 베이커 도서 (승 / 패) 2 ≥ 5 * (승 / 패)등록일 분 후 9 :schmitt2.jpg 들어
높은 가정은 Vout = Vx = 낮음과 자동차 등록 번호를 따라서 VDD.
M3 마찬가지로 평방 메터를 통해 현재의 흐름과 켜십시오 빈 시작하기 위해 시작 M2는 감소.
올려과 낮은에 hihg에서 whch 출력 움직임에 빈을 결정하여야한다 M3와 M2는의 강도를 풀다운.
우리는 식량 패 승 / 필수 수도 동일시 전류를하고 M2는 M3 타.
당신은 다른 사건 수에 대해 동일 따라
도움이 되었으면 좋겠 그것은

 
당신은 비교 hysterisis를 함께 사용할 수있는 OPAMP uncompensated가로 일하고 긍정적인 피드백합니다.내가 생각 회로 전류 시끄러운보다 그것이 될거예요.

 
안녕 ambreesh,

도움 감사합니다.사실 비교 후 시뮬레이션 더 후 신중하게 주요 원인 나가 내가 찾은 체인 인버터했다 인해 스파이크의.그래서 지금은 위의 schmitt2.jpg 사용하고 작동하는 것 같군,하지만 난 여전히 시뮬레이션을 더 할 필요가 있습니다.anychance에 의해 사람이 있습니까 공급 아는 어느 슈미트 트리거 전압이 낮은위한 더 인기?

감사

 

Welcome to EDABoard.com

Sponsor

Back
Top