비교기 설계

J

jordan76

Guest
내가 1ns (시) 1.2V/150C (약 0.15um 공정을위한 고속 비교기 설계하려는 경우).
최대 입력 스윙 100mV의 입력 전압 VCC는 공통점이있다.
출력 스윙을 전체되어야합니다.

설계 제약 조건 : 속도, 전력, 면적

시뮬레이션 난. 그리고. 트란 시뮬레이션 직류는 처음하는 일을 보장 이외에 무엇을해야합니까?

미리 감사드립니다!

안부,
jordan76

 
내가 생각하고 리베이트 오프셋이 너무 신중하게 고려해야한다.

 
kyrandia,

답장을 보내주셔서 감사합니다!난 당신과 함께 동의하지만, 당신이 날 어떻게 HSPICE의 리베이트 효과가 오프셋을 시뮬레이트하는 방법에 대한 좀 더 자세하게 말해줄 수 있나?

안부,
jordan76

 
비교 들어, 주로 불일치에서 온 보였다.그래,하지만 시뮬레이션 수없는 계산하실 수있습니다.팹 공장은 당신과 관련된 매개 변수를 제공해야합니다.

하려면 리베이트 시뮬레이션하여 입력 소스에 이상적해서는 안됩니다.이러한 임피던스 있어야합니다.

 
오른쪽 kyrandia 리베이트 소음 시뮬레이션에 대해서입니다.그러나, 어떤 우려를 상쇄, 그는 아마도 깜빡하실 수있습니다 (와) 어떻게해야 몬테 - 카를로 시뮬레이션.

 
kyrandia 및 maxwellequ 감사합니다!

그 누구도 날 리베이트에 대한 몇 가지 간단한 양념을 갑판에 예제를 줄 수 및 오프셋 문제가 있습니까?미리 감사드립니다!

안부,
jordan76

 
만약 당신이 하위 비교기 - i.5bit/stage에서 ADC를 사용하여 RSD 파이프라인 ADC를 디자인하여 응용 프로그램, 어쩌면이 한계를 훨씬 편안 오프셋에 따라 다릅니다.

 
10,000 저항기에 전압 원 추가

eyes146 (를) hotmail.com

 
you also should check the comparator sensitivity.

당신은 최대 입력 스윙 그냥 100mV의 경우, 그것을 아주 큰되지 않습니다.
또한 입력하면 스윙은 작았지만, 비교 속도가 느려질 수있습니다.그래서 더 비교하기 전에 귀하의 preamp 사용하고있습니다.

 

Welcome to EDABoard.com

Sponsor

Back
Top