비교기에서 hysterisis의 정밀?

A

avt

Guest
내가 그레고리오에서 같은 비교를 구현, "Introductionto 비교기 조합 - A 및 비교기"- 이것은 NMOS의 diffpair에 의미, 한 교차, PMOS 쌍 결합 및 NMOS의 diffpair의 각 지점에서 PMOS 부하 트랜지스터에. 그것은 아주 전형적인 뜻 조건 하에서 25 히스테리를 뮤직 비디오와 함께 잘 작동합니다 -하지만 난 히스테리 임계값의 값을 변경 signifcantly 코너 분석을 수행할 때 100mV보다 높을 수 있습니다. 나는 히스테리 임계값보다 효율적으로 통제하고 싶습니다 - 난 뮤직 비디오 적어도 25의 임계값을 요구 사양과 뮤직 비디오 100 개 미만의 상한선을 가지고있다. regnerative (긍정적인 피드백) 비교기의 히스테리 임계값을 제어하는 수동 또는 활성 대책은있는가 - 아니면 제가 히스테리 시스 임계값에 대하여 사용 하나보다 나은 구조입니까?
 
50mV 차이가있는 두 개의 전압 레퍼런스를 사용하여 선택 비교기 출력을 사용합니다.
 
죄송합니다 - 그 못해서 - 당신은 조금 더 당신의 디자인 아이디어 정교 있을까??? 분명히합시다 - 히스테리는 두 개의 PMOS - 쌍 승 / 패 - 비율 및 NMOS의 쌍 GM이로 (handcalculation에서) 주로 설정됩니다 ... (- 그래서 모든 "입력"가 사용됩니다 - 입력 신호가 차동이므로 어디에 / 어떻게 외부 참조를 적용?) [크기 = 2] [컬러 = # 999999] 올린날짜 5시간 21분 후 : [/ 색상] [/ 크기] 나는 그게 - 바이어스 전류 또는 무언가를 simlar로 입력 히스테리 시스를 트림하는 것이 가능 qould면 정말 좋을 텐데 뭐 ... - 문제는 다음과 같다 : 어떻게 히스테리 임계값 전압을 측정하는 (한 그들이 대칭 있다고 가정하는 경우) "제어 피드백 회로"이런 종류의??? (나는 그것이 cmfb에 특정 의미에서 simlar시킬 거예요 -하지만 여기서 우리는 현재의 히스테리 임계값을 알아낼 필요가 ...)
 
나의 제안 비교기에 의해서만 히스테리 시스를 만드는 방지합니다. 아이디어는 전압 레퍼런스를 변경하는 것입니다. 물론 당신의 비교기의 입력 중 하나가 고정된 경우 구현하기가 쉽습니다. 비교기의 입력 모두가 변화하는 경우, 이런 생각도 조금 더 복잡하지만 실현될 수있다.
 

Welcome to EDABoard.com

Sponsor

Back
Top