저는 근본적으로 "HCM_Bucat"에 동의하지만, 추가 정보를 얻을 수있다. VDD 및 VSS이 반대하는 경우에는 하나는 저하된 버퍼 (불완전 출력 상태로 입력 상태를지도하는)를 호출 수 있습니다. 그리고 VSS는 땅 또는 부정적인 공급 장치 (VDD에 비해) 중 하나입니다 더 구체적으로, 반드시 접지되지 않습니다. 효과의 PMOS 장치는 "풀다운"장치되고 NMOS 장치들은 최고의 일을 정확히 반대, 정지 장치가됩니다. 출력은 최대로 뽑아 수 있습니다 | VDD - Vth | Vth은 NMOS의 문턱 전압과 [ 또한 ] 출력이 Vtp보다 낮은 노 (V 임계값 아래로 뽑았 수있는을위한, 대신 제로의 PMOS 장치). 경우 1 입력 = 0, 출력 = 0 + Vtp 사례 2 입력 = 5V, 출력 = | 5V - Vth |
[인용 = golfbumb] 나는 근본적으로 "HCM_Bucat"에 동의하지만, 추가 정보를 얻을 수있다. VDD 및 VSS이 반대하는 경우에는 하나는 저하된 버퍼 (불완전 출력 상태로 입력 상태를지도하는)를 호출 수 있습니다. 그리고 VSS는 땅 또는 부정적인 공급 장치 (VDD에 비해) 중 하나입니다 더 구체적으로, 반드시 접지되지 않습니다. 효과의 PMOS 장치는 "풀다운"장치되고 NMOS 장치들은 최고의 일을 정확히 반대, 정지 장치가됩니다. 출력은 최대로 뽑아 수 있습니다 | VDD - Vth | Vth은 NMOS의 문턱 전압과 [ 또한 ] 출력이 Vtp보다 낮은 노 (V 임계값 아래로 뽑았 수있는을위한, 대신 제로의 PMOS 장치). 경우 1 입력 = 0, 출력 = 0 + Vtp 사례 2 입력 = 5V, 출력 = | 5V - Vth | [/ 인용] 네, 당신은 제대로하는 구만!
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.