밴드갭 시동 회로 시뮬레이션 및 질문

W

Warlike

Guest
나는 밴드갭 전압 레퍼런스와 거기에 시동 회로를 설계했습니다. 나는 BGVR 및 시작에 관한 토픽을 읽었습니다. 시작 이런식으로 전을 확인합니다 (또는 VDD에 vpwl 소스와 램프 사용) VDD 상수 값을 만들어 노드를위한 초기 조건을 설정하고 과도 시뮬레이션을합니다. Vref는 제외 200-300 MS 회로를 시작으로하고 시간이 지남에 우리 시간이 1-2 위에 원하는 값을 도달합니다. 몇 가지 질문이 있습니다. 1) 시작 권리를 확인하는이 방법이 있습니까? 2) BGVR의 안정 상태를 어떤 뜻 이죠? (필자는 제로 상태를 의미). 그것 BGVR 절대 시작하지 않습니다거나 BGVR 매우 오랜 시간 (~ 백 MS) 다시 시작한다는 의미는 건가요?
 
1. 나는 그것이 옳다고 생각하지만 초기 조건이 합리한지 확인해야합니다. 2. 제로 상태에서 밴드갭 레퍼런스 출력은 매우 낮은 것입니다. 그것은 영원히 거기 넣고 시작되지 않을 것입니다.
 
안녕하세요, 램프 VCC 사실입니다. 당신의 BGR은 사용 제어 신호를 가지고있다면 VCC 확인되면, 단계. 안부. ELE
 
1.what는 회로 또는 왜 그런 일을 초기 seting입니까? 당신 inable 핀을 가지고 Becuase? 2. 평균 상태는 안정적인 상태이며이 상태에서 VBGR이 시동 회로없이도 시작되지 않습니다. [견적 = 군사] 필자는 밴드갭 전압 레퍼런스와 그것을위한 시동 회로를 설계했습니다. 나는 BGVR 및 시작에 관한 토픽을 읽었습니다. 시작 이런식으로 전을 확인합니다 (또는 VDD에 vpwl 소스와 램프 사용) VDD 상수 값을 만들어 노드를위한 초기 조건을 설정하고 과도 시뮬레이션을합니다. Vref는 제외 200-300 MS 회로를 시작으로하고 시간이 지남에 우리 시간이 1-2 위에 원하는 값을 도달합니다. 몇 가지 질문이 있습니다. 1) 시작 권리를 확인하는이 방법이 있습니까? 2) BGVR의 안정 상태를 어떤 뜻 이죠? (필자는 제로 상태를 의미). 그것 BGVR 절대 시작하지 않습니다거나 BGVR이 (~ 백 MS) 매우 오랜 시간이 시작되는 것은 건가요? [/ 인용]
 
밴드갭 회로 두 개의 안정적인 운영 포인트를 가지고 있습니다. 하나는 제로 전류에이고 두 번째 하나는 루프의 설계 전류에 있습니다. 제로 현재 상태에서 폐쇄되는 데는 회로, 회로가 사용되는 백업 시작을 방지하기 위해. 그러나 실제로 모든 노드와 연관된 기생 커패시턴스가있다. 따라서 이러한 모자는 제로 현재 상태에서 회로를 지참 충분 ... 그러나 이것은 시간 예측 금액이 걸릴 수 있습니다 .... 따라서 이러한 unpredictability을 피하기 위해, 시동 회로는 확인을 위해 폐쇄되는 데는 회로를 방지하는 데 사용됩니다 제로 현재 상태. 그러나 밴드갭 회로까지 시작하지 않고 아예 자사의 안정적인 상태 값에 도달하지 않을 것이라는 매우 않을 수 있습니다.
 
[견적 = absjoshi] 밴드갭 회로는 두 안정적인 운영 포인트를 가지고 있습니다. 하나는 제로 전류에이고 두 번째 하나는 루프의 설계 전류에 있습니다. 제로 현재 상태에서 폐쇄되는 데는 회로, 회로가 사용되는 백업 시작을 방지하기 위해. 그러나 실제로 모든 노드와 연관된 기생 커패시턴스가있다. 따라서 이러한 모자는 제로 현재 상태에서 회로를 지참 충분 ... [/ 인용] 당신은 기생 뚜껑 당신이 제로 상태에서 여러분의 회로를 탈출하도록 도와는지 설명해 주시겠어요? IMO 큰 기생 모자., 활성 상태 감소에 오기하여 회로의 확률 ... [견적 = absjoshi]하지만 그것은 밴드갭 회로까지 시작하지 않고 아예 자사의 안정적인 상태 값에 도달하지 않을 것이라는 매우 않을 수 있습니다. [/ 인용] 그것은 시작 ckt없이 제로 상태로 폐쇄되는 데는 BGR에 대해 비교적 쉽습니다. 나 때문에 시동 회로에 오픈되는 저항기 (결국 시동 블록을 종료)의 시동 실패를 가지고 내 칩의 10 %의 실패를 경험
 
안녕은 한 pls는 BGR은 제로 현재 상태를 attains 어떻게 설명할 수 있습니까? 감사
 
[견적은 = bharatsmile2007] 안녕 한 pls는 BGR은 제로 현재 상태를 attains 어떻게 설명할 수 있습니까? 감사합니다 [/ 인용] bjts 통해 제로 전류가하면, opamp로 전압 입력도 제로로 될 것입니다. 제로에있는 두 개의 opamp의 입력 전압 사이에 상당한 차이가 없게됩니다. 그래서 오류 A는 어떤 문제를 볼 수 없습니다 그것은 그것을 해결하지 않습니다 .. 그리고 그것을 제로 현재 상태에 빠져 가지고 발생하는 소동을 진압하려고합니다. 그것을 시동하여 밖으로 강제되지 않은면 BGR은 영원히 제로 상태가 될 수 있습니다. 이게 도움이 되었으면 좋겠 ...
 
안녕 모두, 당신은 BGR에서 시작 회로 시뮬레이션에 내 명확히 pls 것입니다 .. 시동 회로에 대한 과도 시뮬레이션을하는 동안 나는 모든 하중 (밴드갭 대해 지정된 부하 전류)를 연결해야합니까? 감사
 
당신이 밴드갭 코어를로드하고 생각하지 않습니다., 당신이 그것을 버퍼 게 틀림없어. 어떠한 경우라도 시작에 하중 독립적이어야합니다.
 
어떻게하면 되죠 안녕하세요 대전은 시뮬레이션에 사용되는 VDD 램프인가? 내 밴드갭 전압 레퍼런스와 그것을위한 시동 회로를 설계했습니다. 나는 BGVR 및 시작에 관한 토픽을 읽었습니다. 시작 이런식으로 전을 확인합니다 (또는 VDD에 vpwl 소스와 램프 사용) VDD 상수 값을 만들어 노드를위한 초기 조건을 설정하고 과도 시뮬레이션을합니다. Vref는 제외 200-300 MS 회로를 시작으로하고 시간이 지남에 우리 시간이 1-2 위에 원하는 값을 도달합니다. 몇 가지 질문이 있습니다. 1) 시작 권리를 확인하는이 방법이 있습니까? 2) BGVR의 안정 상태를 어떤 뜻 이죠? (필자는 제로 상태를 의미). 그것 BGVR 절대 시작하지 않습니다거나 BGVR 매우 긴 시간 (~ 백 MS)? 새출발을한다는 뜻인데 뜻인가요
 

Welcome to EDABoard.com

Sponsor

Back
Top