매우 까다로운 아날로그 설계

T

tia_design

Guest
여러분에게 A, B, 그리고 C, 사용할 수있는 다른 전압을 단지 세 전압을 제공합니다. 그게 당신이 한 결정 회로를위한 공급 전압으로 사용할 수있는 모르는 것을 의미합니다. 다른 어려운 부분은 다른 시간에 B 또는 C가 작은 전압 수있는 동안 특정 시간에이 작은 전압 수 있다고합니다. 이 세 및 출력은 CMOS 트라이 - 그럼 프로세스를 사용 중 작은 전압을 찾기 위해 회로를 디자인합니다. 이 회로를 설계할 때는 기생 다이오드 또는 SCR의주의하십시오. 어떻게 그렇게?
 
나는 다이오드 또는 세 개의 전압 비교기 B +.를 얻을 것이다 다음 반으로 각각의 전압을 아래로 나누어 세 comparators는 세 가지 쌍 그들을 비교했습니다. 그렇다면 최저를 선택하는 세 가지 비교 출력에 대한 논리를 사용합니다.
 
[인용 = 젠체하는] 나는 다이오드 또는 세 개의 전압 비교를 얻을 것이 B +. 다음 반으로 각각의 전압을 아래로 나누어 세 comparators는 세 가지 쌍 그들을 비교했습니다. 다음 답장을 보내주셔서 가장 낮은. [/ 인용] 감사를 선택하는 세 가지 비교 출력에 대한 논리를 사용합니다. 그럼 어떻게 전원 그 comparators가? 내가 말했듯이, 당신은 VDD와 VSS으로 사용할 수있는 A, B 또는 C의 모르겠어.
 
높은 전압 공급 다이오드를 통해 revers는 편견을 다른 두 공급을합니다. 전당
 
U는 diod 드롭은 생략 될 수있다면 가장 낮은 잠재적 노드를 얻을 예를 들어, 적절한 로딩 R 두 cascated 전체 전파 정류를 수행할 수 있습니다. 정류기에 대한 Diod 당신은 D 확인을해야 잘 트리플를 사용할 수 있습니다.
 
이유는 VDD 및 GND로 "0"으로 낮은 전압을 선택하지 않는 것이 궁금해. 나는 하나의 전압 전원 공급 장치는 PS로 사용되는 의미합니다. : (
 
내가 언제 당신이 넣어에있다이 미지의 신호를 구별할 수있다 (매우 간단) 브릿지 회로를 사용하여보고 A와 B,하지만 그 중 하나가 높은이며 어느 한 후, 다리 회로의 출력 부족한지 모르겠다 당신이 특정 높이 및 특정 낮은 신호를 가지고. 다음 세 가지 신호? 어쩌면 더 많은 교량이 필요하십니까?
 
여기에 필요한 정류 회로입니다. 당신은 추가로 출력을 조절하고 전원을 comparators를 그것을 사용할 수 있습니다! 이제 우리가 절반은 ...
 

Welcome to EDABoard.com

Sponsor

Back
Top